臺積電,重新定義晶圓代工
多年來(lái),單片芯片定義了半導體創(chuàng )新。新的微處理器定義了新的市場(chǎng),新的圖形處理器和手機芯片也是如此。到達下一個(gè)節點(diǎn)是目標,當晶圓廠(chǎng)運送工作部件時(shí),就宣告勝利了。然而,這種情況正在改變。
現在,半導體創(chuàng )新是由一系列與新封裝方法緊密集成的芯片驅動(dòng)的,所有芯片都運行高度復雜的軟件。這些變化的影響是巨大的。深厚的技術(shù)技能、基礎設施投資和生態(tài)系統協(xié)作都是必需的。但所有這些如何結合在一起以促進(jìn)下一件大事的發(fā)明呢?讓我們看看臺積電如何重新定義代工廠(chǎng)以實(shí)現下一代產(chǎn)品。
什么是晶圓代工廠(chǎng)?
代工廠(chǎng)的傳統范圍是晶圓制造、測試、封裝和批量交付工作單片芯片。支持技術(shù)包括實(shí)現工藝節點(diǎn)的工廠(chǎng)、PDK、經(jīng)過(guò)驗證的 IP 和 EDA 設計流程。有了這些功能,新產(chǎn)品就可以通過(guò)新的單片芯片來(lái)實(shí)現。幾十年來(lái),所有這些都運作良好。但現在,新產(chǎn)品架構的復雜性因通常支持人工智能功能的軟件堆棧而放大,需要的不僅僅是單個(gè)單片芯片。這種從單片芯片解決方案的轉變有很多原因,其結果是多芯片解決方案的顯著(zhù)增長(cháng)。
關(guān)于這種創(chuàng )新范式的轉變已經(jīng)有很多文章。由于時(shí)間關(guān)系,這里就不展開(kāi)了。有許多信息來(lái)源可以解釋這種轉變的原因。這是對正在發(fā)生的事情的一個(gè)很好的總結。
所有這一切的底線(xiàn)是產(chǎn)品創(chuàng )新的定義發(fā)生了重大變化。幾十年來(lái),該代工廠(chǎng)提供了推動(dòng)創(chuàng )新所需的技術(shù)——新工藝中的新芯片。如今的要求要復雜得多,包括提供新系統功能各個(gè)部分的多個(gè)芯片(或小芯片)。這些設備通常會(huì )加速人工智能算法。有些正在感測環(huán)境,或執行混合信號處理,或與云通信。其他公司正在提供大規模的本地存儲陣列。
所有這些功能必須以密集封裝的形式提供,以適應改變世界的新產(chǎn)品所需的外形尺寸、功耗、性能和延遲。這里要提出的問(wèn)題是晶圓代工廠(chǎng)現在怎么樣了?為所有這些創(chuàng )新提供支持技術(shù)需要比過(guò)去更多的東西。代工廠(chǎng)現在是否成為更復雜價(jià)值鏈的一部分,或者是否有更可預測的方式?一些組織正在加緊行動(dòng)。讓我們看看臺積電如何重新定義代工廠(chǎng)以實(shí)現下一代產(chǎn)品。
下一代產(chǎn)品的支持技術(shù)
需要新材料和新制造方法來(lái)實(shí)現下一代產(chǎn)品所需的密集集成。TSMC 已開(kāi)發(fā)出一整套此類(lèi)技術(shù),并以名為 TSMC 3DFabric的集成封裝形式提供。
芯片堆疊是通過(guò)稱(chēng)為 TSMC-SoIC(集成芯片系統)的前端工藝完成的。晶圓上芯片 (CoW) 和晶圓上晶圓 (WoW) 功能均可用。轉向后端先進(jìn)封裝,有兩種技術(shù)可用。InFO(集成扇出)是一種chip first的方法,可提供重新分布層 (RDL) 連接,并可選擇使用本地硅互連。CoWoS(基板上晶圓芯片)是一種chip last方法,可提供具有可選本地硅互連的硅中介層或 RDL 中介層。
所有這些功能都在一個(gè)統一的封裝中提供。臺積電顯然正在擴大代工的含義。臺積電還與 IP、基板和內存供應商合作,提供集成的交鑰匙服務(wù),為先進(jìn)封裝提供端到端技術(shù)和后勤支持。生態(tài)系統搭配是成功的關(guān)鍵因素。所有供應商必須有效合作,實(shí)現下一件大事。臺積電擁有建立強大生態(tài)系統來(lái)實(shí)現這一目標的歷史。
前面我提到了基礎設施投資。臺積電憑借智能封裝工廠(chǎng)再次領(lǐng)先。此功能廣泛使用人工智能、機器人技術(shù)和大數據分析。包裝曾經(jīng)是鑄造過(guò)程中的事后想法。它現在已成為創(chuàng )新的核心,進(jìn)一步擴展了晶圓廠(chǎng)的含義。
邁向完整的解決方案
到目前為止討論的所有功能使我們非常接近完全集成的創(chuàng )新模型,這種模型真正擴展了代工廠(chǎng)的交付能力。但還需要一件作品才能完成這幅畫(huà)??煽?、集成良好的技術(shù)是成功創(chuàng )新的關(guān)鍵要素,但此過(guò)程的最后一英里是設計流程。您需要能夠定義將使用哪些技術(shù)、如何組裝這些技術(shù),然后構建和驗證半導體系統的模型,并在構建之前驗證其是否有效。
要實(shí)現這一目標,需要使用多個(gè)供應商提供的工具,以及更多供應商提供的 IP 和材料模型。這一切都需要以統一、可預測的方式進(jìn)行。對于先進(jìn)的多芯片設計,還有更多的問(wèn)題需要解決。有源和無(wú)源芯片的選擇、它們的連接方式(水平(2.5D)和垂直(3D))以及它們如何相互連接只是需要考慮的幾個(gè)新項目。
臺積電在最近的 OIP 生態(tài)系統論壇上的聲明給我留下了深刻的印象來(lái)解決最后一英里的問(wèn)題。我們可以點(diǎn)擊以下視頻,查看 Jim Chang 對于3D Fabric的演講。
來(lái)源 :芯潮流
*博客內容為網(wǎng)友個(gè)人發(fā)布,僅代表博主個(gè)人觀(guān)點(diǎn),如有侵權請聯(lián)系工作人員刪除。