納米壓?。阂粋€(gè)「備胎」走向「臺前」的故事
佳能在 10 月 13 日宣布,正式推出納米壓印半導體制造設備。對于 2004 年就開(kāi)始探索納米壓印技術(shù)的佳能來(lái)說(shuō),新設備的推出無(wú)疑是向前邁出了一大步。佳能推出的這個(gè)設備型號是 FPA-1200NZ2C,目前可以實(shí)現最小線(xiàn)寬 14nm 的圖案化,相當于生產(chǎn)目前最先進(jìn)的邏輯半導體所需的 5 納米節點(diǎn)。
本文引用地址:http://dyxdggzs.com/article/202310/452048.htm佳能表示當天開(kāi)始接受訂單,目前已經(jīng)向東芝供貨。
半導體行業(yè)可謂是「苦光刻機久已」,納米壓印設備的到來(lái),讓期盼已久的半導體迎來(lái)一線(xiàn)曙光。那么什么是納米壓印技術(shù)?這種技術(shù)距離真的能夠取代光刻機嗎?
納米壓印走向臺前
想要了解納米壓印到底解決了什么問(wèn)題,先從了解傳統芯片制造方式開(kāi)始。傳統的芯片制造方式,先是從半導體晶硅中切割出很薄的圓形晶片,反復進(jìn)行成膜、曝光、顯影、注入負離子等處理,從而生產(chǎn)出半導體芯片。
一開(kāi)始是制作光罩,也就是對電子回路進(jìn)行設計,把決定芯片功能和性能的電子回路刻畫(huà)在幾十張玻璃板上。
之后準備圓形的晶片,將其作為制作芯片的胚子,加熱晶片使得其表面形成氧化膜,然后涂上光刻膠。光刻膠通過(guò)改變化學(xué)性質(zhì)的方式讓晶圓成為「相紙」。晶圓表面的光刻膠層越薄,涂覆越均勻,可以印刷的圖形就越精細。
根據光(紫外線(xiàn))反應性的區別,光刻膠可分為兩種:正膠和負膠,前者在受光后會(huì )分解并消失,從而留下未受光區域的圖形,而后者在受光后會(huì )聚合并讓受光部分的圖形顯現出來(lái)。
在晶圓上覆蓋光刻膠薄膜后,就可以通過(guò)控制光線(xiàn)照射來(lái)完成電路印刷,這個(gè)過(guò)程被稱(chēng)為「曝光」。曝光之后的步驟是在晶圓上噴涂顯影劑,目的是去除圖形未覆蓋區域的光刻膠,從而讓印刷好的電路圖案顯現出來(lái)。
這其中,涂覆光刻膠、曝光和顯影三個(gè)步驟屬于光刻,所以簡(jiǎn)單來(lái)講,光刻就是利用光線(xiàn)將電路圖案「印刷」到晶圓上。
光刻機處理一個(gè)晶片,不是一次能完事的,基本會(huì )來(lái)好幾次,有時(shí)要多重曝光,要上十次。因此,光刻是芯片制造過(guò)程中最重要、最復雜也最昂貴的工藝步驟,其成本占總生產(chǎn)成本的 30% 以上,同時(shí)占據了將近 50% 的生產(chǎn)周期。
納米壓印替代的就是光刻環(huán)節。以往的設備就是采用「光」來(lái)刻電子回路圖形,而納米壓印就是把電子回路圖形像「蓋章」那樣蓋上。

來(lái)源:佳能
把液滴狀的刻膠(樹(shù)脂)涂到晶片上,然后將掩膜按壓(壓?。┰诳棠z上,并重復疊加進(jìn)行此種按壓。這之后經(jīng)過(guò)將掩膜從刻膠分離的「離?!构ば?,作出電路圖形。也就是之前的制作過(guò)程是「非接觸」,現在變成了「接觸」。
這其中有多個(gè)好處。第一個(gè),降低成本。既然不需要「光」進(jìn)行刻繪,那么就不需要復雜的光路系統和昂貴的光源。此外,如果使用光刻技術(shù),光刻后還附加了很多額外的處理步驟(包括額外的光刻、沉積、刻蝕),如果無(wú)需光刻,那么這些步驟帶來(lái)的成本也將省下。
佳能的研究顯示,其設備在每小時(shí) 80 片晶圓的吞吐量和 80 片晶圓的掩模壽命下,納米壓印光刻相對 ArF 光刻工藝可降低 28% 的成本,隨著(zhù)吞吐量增加至每小時(shí) 90 片,掩模壽命超過(guò) 300 批次,成本可降低 52%。
第二個(gè),模板設計更簡(jiǎn)單。無(wú)需光刻機使用的掩膜版圖案設計,壓印出來(lái)的圖案尺寸完全由模板上的圖案決定,所以不會(huì )受到傳統光刻膠技術(shù)中光源波長(cháng)、光學(xué)衍射的限制和影響。納米壓印技術(shù)只要預先在掩膜上制作好圖案,即使是復雜結構也能一次性形成,同時(shí)也避免了傳統光刻工藝中的多次重復曝光。

圖 (a) 使用 NIL 的 3D 圖案化,(b)SAQP(自對準四重圖案化)和 NIL 在一維精細圖案化中的比較
第三個(gè),與光學(xué)光刻相比,納米壓印則是將形成三維結構的掩膜壓在晶圓上被稱(chēng)為液體樹(shù)脂的感光材料上,同時(shí)照射光線(xiàn),一次性完成結構的轉印。傳統的光刻技術(shù)都是基于二維平面的加工方式,三維結構獲取比較困難,同時(shí)可控性較差,但是對于納米壓印技術(shù),只要制作成模板,就可以批量生產(chǎn)三維產(chǎn)品。
這些優(yōu)勢,都讓納米壓印技術(shù)被推到「最有可能替代 EUV 的下一代光刻技術(shù)」的地位。
日本企業(yè)是該路線(xiàn)的主要推動(dòng)者
1995 年,華裔科學(xué)家周郁(Stephen Chou)教授首次提出納米壓印概念,從此揭開(kāi)了納米壓印制造技術(shù)的研究序幕。
日本企業(yè)將其視為實(shí)現逆襲的第一步。畢竟,當年日本尼康、佳能在光刻市場(chǎng)一度稱(chēng)王稱(chēng)霸。由于對未來(lái)預判的失誤,當 ASML 和臺積電共同研發(fā)的浸沒(méi)式光刻機誕生,就將固執的尼康遠遠甩在身后。從當前光刻機市場(chǎng)占比來(lái)看,全球的市場(chǎng) ASML 占 80%,一家獨大,剩下市場(chǎng)基本由佳能、尼康瓜分,市占率分別為 10%、8%。
目前來(lái)看,日本在納米壓印技術(shù)方面,無(wú)論是研發(fā)還是產(chǎn)品實(shí)現都走在了世界的前列。
佳能自 2004 年開(kāi)始秘密研發(fā)納米壓印技術(shù)。2014 年,佳能收購了美國的一家納米壓印技術(shù)的研發(fā)公司,隨后還和東芝一起合作,開(kāi)始研發(fā)納米壓印技術(shù)。
2017 年起,鎧俠 (KIOXIA)、佳能和大日本印刷 3 家日本企業(yè)就在鎧俠的四日市工廠(chǎng)(三重縣四日市)啟動(dòng)了納米壓印的試制設備的運行。
到了 2021 年,三家企業(yè)在技術(shù)層面拿出了推向實(shí)用化的時(shí)間表,計劃最早將在 2025 年使如同蓋章一樣形成電路的「納米壓印」實(shí)現實(shí)用化。不過(guò)現在看來(lái),佳能提前了兩年,在 2023 年時(shí)就已經(jīng)推出了納米壓印半導體制造設備。

納米壓印半導體制造設備「FPA-1200NZ2C」
盡管納米壓印技術(shù)被吹的神乎其神,但作為一種探索性技術(shù),納米壓印依然存在問(wèn)題。
一個(gè)是前文提到的,制作過(guò)程由「非接觸」變?yōu)榱恕附佑|」,這就帶來(lái)了新的問(wèn)題。壓印過(guò)程中,晶片和掩膜之間會(huì )進(jìn)入空氣。這有點(diǎn)像手機貼膜,如果在貼膜的過(guò)程中混入了空氣,那就會(huì )有不貼合的情況,這就不能正確地制作電子回路圖形了。而在實(shí)際的生產(chǎn)過(guò)程中,除了空氣,細小的粉塵顆粒同樣會(huì )影響成品良率。
再一個(gè)挑戰是對準,特別是在晶圓邊緣附近。之前是使用相較于實(shí)際電子回路四倍大的模子,然后利用透鏡其縮小后曝光印制在晶片上。納米壓印的方式則是直接按壓模子,所以模子與電子回路是等倍大小,那么精度要求就提高了四倍。
最后,接觸壓印就需要考慮材料、應力、形變等等問(wèn)題。作為一套新的方法論,納米壓印光刻還需要大量的研發(fā)和市場(chǎng)試錯。
納米壓印市場(chǎng)正在逐漸壯大
聊了這么多,我們再來(lái)看看納米壓印的實(shí)際市場(chǎng)。
在芯片領(lǐng)域,納米壓印可以制造各種集成電路,并且更加擅長(cháng)制造 3D NAND、DRAM 等存儲芯片,與微處理器等邏輯電路相比,存儲制造商具有嚴格的成本限制,且對缺陷要求放寬,納米壓印光刻技術(shù)與之非常契合。
從佳能本身的路線(xiàn)圖來(lái)說(shuō),也是按照從 3D NAND 存儲芯片開(kāi)始,逐漸過(guò)渡到 DRAM,最終實(shí)現 CPU 等邏輯芯片的制造。
存儲廠(chǎng)商在芯片制造上對成本把控極為嚴苛,同時(shí)設計的余量可以承受一定的缺陷而不影響成品率,放寬對缺陷的要求,所以目前已經(jīng)有不少存儲廠(chǎng)商計劃使用納米壓印技術(shù)來(lái)制造存儲芯片。
大概 SK 海力士是最早開(kāi)始用這個(gè)技術(shù)的企業(yè),SK 海力士從佳能引進(jìn)了納米壓印設備,目前正在進(jìn)行測試,計劃在 2025 年左右使用該設備開(kāi)始量產(chǎn) 3D NAND 閃存,到目前為止的測試結果良好。據稱(chēng)佳能納米壓印設備的技術(shù)指標不錯,套刻精度達到了 2.4nm/3.2nm,每小時(shí)可制造 100 片以上晶圓,基本達到了 3D NAND 大規模生產(chǎn)的水平。
有業(yè)內人士表示:「與 EUV 相比,納米壓印技術(shù)形成圖案的自由度較低,因此預計將優(yōu)先用于生產(chǎn)維持一定圖案的 NAND 型閃存?!筍K 海力士開(kāi)始采購設備也是因為這個(gè)原因。如果納米壓印設備實(shí)現商用化,以 SK 海力士為首的 NAND 閃存企業(yè)將能夠提高從 200 層開(kāi)始的工序難度越來(lái)越高的 3D NAND 閃存領(lǐng)域的生產(chǎn)效率。
鎧俠和佳能先前就一起合作研發(fā)納米壓印技術(shù),鎧俠的目標是將納米壓印技術(shù)引入自己的閃存生產(chǎn)線(xiàn)。將來(lái),在新涉足比 15 納米更加微細的半導體之際,有可能充分加以利用。
總而言之,想要替代「EUV 光刻機」,納米壓印還有一段距離。但是對于業(yè)界來(lái)說(shuō),納米壓印仍是一個(gè)可以期待的「備胎」。
評論