飛利浦采用DQFN封裝技術(shù)首推業(yè)內最小的BiCMOS 邏輯器件
為滿(mǎn)足市場(chǎng)對體積更小的電子產(chǎn)品的需求, 皇家飛利浦電子公司(NYSE交易代號:PHG,AEX交易代號:PHI)日前采用微縮超薄四方扁平無(wú)引腳(DQFN)封裝,推出業(yè)界最小的BiCMOS邏輯器件。飛利浦采用DQFN封裝,可以提供與目前較大的BiCMOS邏輯器件同樣的性能特征,而封裝體積卻縮小了35%,強健的發(fā)展藍圖不斷推動(dòng)成本的降低。
本文引用地址:http://dyxdggzs.com/article/4179.htm飛利浦采用DQFN 封裝的BiCMOS 邏輯器件是空間受限而對性能有所要求的應用的理想選擇,如組網(wǎng)和電信設備、機頂盒解決方案及其他許多計算應用。同時(shí),可以幫助設計師進(jìn)一步縮小電路板體積或解放電路板空間,用以增加額外的元件及功能。
飛利浦半導體邏輯器件市場(chǎng)總監Bruce Potvin表示:“該產(chǎn)品是目前用于BiCMOS邏輯的最小的封裝技術(shù),DQFN封裝在不影響性能的情況下,為客戶(hù)提供成本極其經(jīng)濟的發(fā)展藍圖和設計靈活性?!?/p>
飛利浦采用DQFN封裝的BiCMOS邏輯器件繼續繼承其傳統,是市場(chǎng)上首個(gè)采用先進(jìn)封裝技術(shù)的邏輯器件,專(zhuān)為邏輯門(mén)和八進(jìn)制而設計。這些器件集成了一個(gè)裸露的芯片踏板,比同比 TSSOP封裝的散熱性能提高了20%。DQFN封裝是無(wú)鉛封裝,解決了同平面和導線(xiàn)彎曲帶來(lái)的組裝困擾。其封裝感應系數和TSSOP相比降低了60%,電容降低了30%,并且由于縮短了接線(xiàn)和內部信號線(xiàn)的長(cháng)度,封裝性能提高了20%。DQFN封裝專(zhuān)為直插pin-out設計,使新的電路板設計(或從TSSOP轉移)更簡(jiǎn)單而經(jīng)濟。
價(jià)格及供貨
飛利浦采用DQFN封裝的 74LVT125 BQ和74LVT126 BQ BiCMOS 標準邏輯器件10,000件起可以定購,每件售價(jià)為0.14美元。(shall we include price here) 這些器件的封裝形式為 2.4mm x 3mm,配置為14引腳,同時(shí)還可選擇16引腳、20引腳或24引腳。
評論