<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> asic ip核

USB2.0接口IP核的開(kāi)發(fā)與設計

  • 隨著(zhù)PC機和外圍設備的發(fā)展,傳統的并行接口和串行接口RS-232在易用性(即插即用)和端口擴展等方面存在著(zhù)一定...
  • 關(guān)鍵字: USB2.0接口  IP核  傳輸速率  

基于A(yíng)RM9的SD/MMC卡控制器的ASIC設計

  • 基于A(yíng)RM9的SD/MMC卡控制器的ASIC設計,摘 要:文章闡述了基于TD-SCDMA手機數字基帶芯片中SD/MMC卡控制器的工作原理與應用,利用Verilog硬件描述語(yǔ)言對其實(shí)現。運用ModelSim進(jìn)行了功能仿真,利用SMIC0.13微米工藝庫和SYNOPSYS的EDA工具對其綜合。經(jīng)過(guò)FPGA驗
  • 關(guān)鍵字: ASIC  設計  控制器  SD/MMC  ARM9  基于  

基于51單片機IP核的FPGA實(shí)現與應用

  •   1 引言  長(cháng)期以來(lái),單片機以其性?xún)r(jià)比高、體積小、功能靈活等方面的獨特優(yōu)點(diǎn)被廣泛應用。但受其內部資 ...
  • 關(guān)鍵字: 51單片機  IP核  

FPGA與ASIC

  • ASIC 和 FPGA 具有不同的價(jià)值主張,在作出選擇前必須仔細評估。兩種種技術(shù)對比。這里介紹了 ASIC 和 FPGA 的優(yōu)勢與劣勢:
  • 關(guān)鍵字: 賽靈思  ASIC  FPGA  

什么是 FPGA?

  • 現場(chǎng)可編程門(mén)陣列 (FPGA) 是由通過(guò)可編程互連連接的可配置邏輯塊 (CLB) 矩陣構成的可編程半導體器件。相對于專(zhuān)為特定設計定制構建的專(zhuān)用集成電路 (ASIC) 而言,FPGA 能通過(guò)編程來(lái)滿(mǎn)足應用和功能要求。
  • 關(guān)鍵字: 賽靈思  FPGA  ASIC  

基于BIST的IP核測試方案

  • 1 引言  隨著(zhù)半導體工藝的發(fā)展,片上系統SOC已成為當今一種主流技術(shù)?;贗P復用的SOC設計是通過(guò)用戶(hù)自定義邏輯(UDL)和連線(xiàn)將IP核整合為一個(gè)系統,提高了設計效率,加快了設計過(guò)程,縮短了產(chǎn)品上市時(shí)間。但是隨著(zhù)設
  • 關(guān)鍵字: BIST  IP核  測試方案    

時(shí)鐘芯片的低功耗設計研究

  • 時(shí)鐘芯片廣泛地應用于各種需要記錄特定時(shí)間的設備中。對于便攜式設備,時(shí)鐘芯片的功耗對維持整個(gè)系統的正...
  • 關(guān)鍵字: 時(shí)鐘芯片  低功耗  振蕩電路  ASIC    

泰克榮獲ARM TechCon軟件類(lèi)“最佳產(chǎn)品獎“

  • 全球示波器市場(chǎng)的領(lǐng)導廠(chǎng)商—泰克公司日前宣布,榮獲了 ARM TechCon 軟件類(lèi)“最佳產(chǎn)品獎“(Best in Show Award)。在最近收購了Veridae Systems后成立的泰克嵌入式儀器事業(yè)部憑借其針對ASIC和FPGA驗證與調試的 Clarus 和 Certus 工具而獲得了該獎項。
  • 關(guān)鍵字: 泰克  示波器  ASIC   

基于Wishbone總線(xiàn)的UART IP核的設計

  • 隨著(zhù)集成電路與嵌入式技術(shù)的發(fā)展與廣泛應用,許多嵌入式系統都需要進(jìn)行串行通信,因此在片上嵌入式系統芯片中集...
  • 關(guān)鍵字: Wishbone總線(xiàn)  UART  IP核  

基于H.264的Exp-Golomb解碼器ASIC設計

  • 本文的研究目標是設計H.264標準中的Exp-Golomb解碼器,在對其算法進(jìn)行深入探討的基礎上,提出了一種高效且低成本的ASIC實(shí)現方案。

    Exp-Golomb編碼原理及解碼算法分析

    在H.264基本規范中,除了殘差變
  • 關(guān)鍵字: ASIC  設計  解碼器  Exp-Golomb  H.264  基于  

基于DDR3存儲器接口控制器IP核的視頻數據處理

  • 引言與過(guò)去幾代(DDR和DDR2)器件相比,DDR3存儲器器件有了明顯的進(jìn)步。DDR3存儲器系統可以大大提升各...
  • 關(guān)鍵字: DDR3存儲器接口  IP核  視頻數據處理  

博世授予ADI 公司2009-2010年度最佳供應商稱(chēng)號

  • Analog Devices, Inc. (NYSE:ADI),全球領(lǐng)先的高性能信號處理解決方案供應商及汽車(chē)行業(yè)的長(cháng)期合作伙伴,近日榮獲2009-2010年度“博世最佳供應商大獎”。此項殊榮源于 ADI 在電子產(chǎn)品領(lǐng)域(ASIC 和 ASSP)的杰出服務(wù),尤其是其所提供的模擬和混合信號產(chǎn)品專(zhuān)門(mén)針對具體應用而設計,完全符合汽車(chē)工業(yè)極高的質(zhì)量和可靠性標準。
  • 關(guān)鍵字: ADI  ASIC   

基帶信號QPSK調制與脈沖成型濾波器ASIC實(shí)現

  • 摘要:WCDMA基帶處理器上行方向采用QPSK調制方式與根升余弦脈沖成型濾波器產(chǎn)生3GPP WCDMA協(xié)議25.213 Release6中規定的基帶信號。文章介紹了QPSK調制與此同時(shí)脈沖成型的基本原理,并給出了該調制方式與成型濾波器的A
  • 關(guān)鍵字: 濾波器  ASIC  實(shí)現  成型  脈沖  信號  QPSK  調制  基帶  

一種高速I(mǎi)2C總線(xiàn)從器件接口IP核的設計與實(shí)現

  • I2C總線(xiàn)作為一種事實(shí)上的國際標準,在超過(guò)100種不同的IC上實(shí)現并且得到超過(guò)50家公司的許可。它具有連線(xiàn)少,結構簡(jiǎn)單的特點(diǎn)。本文介紹了一種高速I(mǎi)2C從器件接口電路IP核設計。在系統應用中,單片機作為主控器件,本IP核作為從器件中的接口電路,它們通過(guò)I2C總線(xiàn)相連,實(shí)現MCU對IC或FPGA中相關(guān)寄存器的訪(fǎng)問(wèn)。從而代替了MCU通用的地址數據接口,大大減少了IC或FPGA的管腳數量,節省了I/O資源,這對于I/O資源緊張的IC設計和FPGA開(kāi)發(fā)是非常有意義的。
  • 關(guān)鍵字: FPGA  I2C總線(xiàn)  IP核  201107  

基于SoPC的SD卡控制器IP核的設計

  • 摘要:針對目前在嵌入式平臺中使用SD卡控制器專(zhuān)用芯片價(jià)格昂貴、軟件模擬SPI時(shí)序控制讀寫(xiě)速度較慢的問(wèn)題...
  • 關(guān)鍵字: 控制器  IP核  Quartus  II  
共685條 21/46 |‹ « 19 20 21 22 23 24 25 26 27 28 » ›|

asic ip核介紹

您好,目前還沒(méi)有人創(chuàng )建詞條asic ip核!
歡迎您創(chuàng )建該詞條,闡述對asic ip核的理解,并與今后在此搜索asic ip核的朋友們分享。    創(chuàng )建詞條

asic ip核專(zhuān)欄文章

更多

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>