EEPW首頁(yè) >>
主題列表 >>
asic ip核
asic ip核 文章 進(jìn)入asic ip核技術(shù)社區
ASIC市場(chǎng),越來(lái)越大了
- ASIC 市場(chǎng)在增長(cháng)
- 關(guān)鍵字: ASIC
ASIC大軍強襲 黃仁勛一招NVLink Fusion化敵為友
- NVIDIA執行長(cháng)黃仁勛于COMPUTEX主題演講中,再次揭露AI發(fā)展藍圖。2025年第3季登場(chǎng)的全新GB300晶片主打推論效能與記憶體大幅提升,Blackwell架構透過(guò)NVLink技術(shù),能將多顆GPU整合成邏輯上的單一「巨型芯片」。相較3月GTC所釋出的內容,黃仁勛首度發(fā)布「NVLink Fusion」策略,允許客戶(hù)建立半客制化AI基礎設施,整合自家或第三方的晶片、CPU或加速器,合作伙伴包括聯(lián)發(fā)科、Marvell、世芯等多家業(yè)者。換句話(huà)說(shuō),NVIDIA采取更開(kāi)放的生態(tài)系統策略,合作代替競爭,因應各路
- 關(guān)鍵字: ASIC 黃仁勛 NVLink Fusion
智能無(wú)人設備從IP核到系統的全流程功能安全問(wèn)題初探
- 隨著(zhù)諸如無(wú)人機、智能駕駛汽車(chē)、無(wú)人農機、各種專(zhuān)用和消費機器人等智能無(wú)人設備廣泛進(jìn)入我們的工作和生活,這些設備的功能安全問(wèn)題成為了一個(gè)值得關(guān)注的重要話(huà)題。為了確保這些智能化和無(wú)人化設備的安全可控,設計師在進(jìn)行系統開(kāi)發(fā)的時(shí)候,就必須重視從流程的第一步和最底層的技術(shù)源頭考慮功能安全問(wèn)題,才能去打造綜合安全性更高的系統,對設備和消費者/使用者進(jìn)行最大限度的保護。?功能安全(Functional Safety)是系統、設備或者核心部件通過(guò)主動(dòng)安全機制去發(fā)現潛在的安全威脅,在相應安全等級約定的覆蓋率上,以及時(shí)間內做出
- 關(guān)鍵字: 智能無(wú)人設備 IP核 功能安全
云服務(wù)商加碼ASIC 服務(wù)器廠(chǎng)商迎來(lái)出貨良機
- 受惠大型CSP(云端服務(wù)供貨商)今年持續擴大投入自研ASIC(特定應用集成電路)項目,中國臺灣ODMDirect服務(wù)器廠(chǎng)包括廣達、緯穎、英業(yè)達等,手上采ASIC加速器的AI服務(wù)器出貨皆可望隨之加溫,加上客戶(hù)端針對采用GPU平臺的AI服務(wù)器拉貨動(dòng)能亦未降溫,為各廠(chǎng)全年AI服務(wù)器業(yè)務(wù)續添利多。隨著(zhù)AI運算需求增長(cháng),CSP持續進(jìn)行AI基礎建設、提供更多量身打造的云端應用服務(wù)之際,亦擴大投入高性能、低功耗及更具成本考量的自研ASIC。 依DIGITIMES調查預估,全球自研ASIC的出貨總量在歷經(jīng)2023、202
- 關(guān)鍵字: 云服務(wù)商 ASIC 服務(wù)器 CSP
惠普推出全球首批抗量子攻擊打印機,搭載新型 ASIC 芯片
- 3 月 19 日消息,惠普在其 Amplify Conference 2025 會(huì )議上宣布推出首批可抵御量子計算機密碼破譯攻擊的打印機產(chǎn)品,包括 Color LaserJet Enterprise MFP 8801、Mono MFP 8601、LaserJet Pro Mono SFP 8501 三大型號?;萜毡硎具@些打印機均采用量子彈性設計,搭載了采用抗量子加密技術(shù)設計的新型 ASIC,該芯片增強了打印機的安全性和可管理性,能防止針對 BIOS 和固件的量子攻擊,并支持固件數字簽名驗證。此外這些
- 關(guān)鍵字: 惠普 抗量子 攻擊打印機 ASIC 芯片
NVIDIA已開(kāi)始關(guān)注"定制芯片"制造 招募臺灣頂尖人才
- 據報道,英偉達(NVIDIA)已開(kāi)始關(guān)注"定制芯片"制造,該公司招募了數名臺灣工程師,通過(guò)新建的臺灣研發(fā)中心實(shí)施 ASIC 制造,促進(jìn)本地人才的發(fā)展,并開(kāi)拓這一細分市場(chǎng)。英偉達(NVIDIA)致力于開(kāi)發(fā)定制芯片(ASIC)的消息一直不絕于耳,這主要是因為多家科技公司都希望擁有自己的人工智能算力儲備,并根據自身需求量身定制。 目前,NVIDIA 開(kāi)發(fā)的是開(kāi)放架構的人工智能產(chǎn)品,如 Blackwell 和 Hopper 系列,但在為客戶(hù)打造定制化解決方案方面,該公司仍在不斷追求。
- 關(guān)鍵字: NVIDIA 定制芯片 ASIC 制造 人工智能
國泰君安:AI ASIC市場(chǎng)規模有望高速增長(cháng)
- 國泰君安證券研報認為,ASIC(專(zhuān)用集成電路)針對特定場(chǎng)景設計,有配套的通信互聯(lián)和軟件生態(tài),雖然目前單顆ASIC算力相比最先進(jìn)的GPU仍有差距,但整個(gè)ASIC集群的算力利用效率可能會(huì )優(yōu)于可比的GPU,同時(shí)還具備明顯的價(jià)格、功耗優(yōu)勢,有望更廣泛地應用于A(yíng)I推理與訓練??春肁SIC的大規模應用帶來(lái)云廠(chǎng)商ROI提升,同時(shí)也建議關(guān)注定制芯片產(chǎn)業(yè)鏈相關(guān)標的。AI ASIC具備功耗、成本優(yōu)勢,目前仍處于發(fā)展初期,市場(chǎng)規模有望高速增長(cháng)。
- 關(guān)鍵字: AI ASIC
實(shí)際案例說(shuō)明用基于FPGA的原型來(lái)測試、驗證和確認IP——如何做到魚(yú)與熊掌兼得?
- 本系列文章從數字芯片設計項目技術(shù)總監的角度出發(fā),介紹了如何將芯片的產(chǎn)品定義與設計和驗證規劃進(jìn)行結合,詳細講述了在FPGA上使用硅知識產(chǎn)權(IP)內核來(lái)開(kāi)發(fā)ASIC原型項目時(shí),必須認真考慮的一些問(wèn)題。全文從介紹使用IP核這種預先定制功能電路的必要性開(kāi)始,通過(guò)闡述開(kāi)發(fā)ASIC原型設計時(shí)需要考慮到的IP核相關(guān)因素,用八個(gè)重要主題詳細分享了利用ASIC IP來(lái)在FPGA上開(kāi)發(fā)原型驗證系統設計時(shí)需要考量的因素。同時(shí)還提供了實(shí)際案例來(lái)對這些話(huà)題進(jìn)行詳細分析。這八個(gè)主題包括:一款原型和最終ASIC實(shí)現之間的要求有何不同
- 關(guān)鍵字: 202411 FPGA FPGA原型 確認IP ASIC SmartDV
將ASIC IP核移植到FPGA上——如何測試IP核的功能和考慮純電路以外的其他因素
- 本系列文章從數字芯片設計項目技術(shù)總監的角度出發(fā),介紹了如何將芯片的產(chǎn)品定義與設計和驗證規劃進(jìn)行結合,詳細講述了在FPGA上使用IP核來(lái)開(kāi)發(fā)ASIC原型項目時(shí),必須認真考慮的一些問(wèn)題。文章從介紹使用預先定制功能即IP核的必要性開(kāi)始,通過(guò)闡述開(kāi)發(fā)ASIC原型設計時(shí)需要考慮到的IP 核相關(guān)因素,用八個(gè)重要主題詳細分享了利用ASIC IP來(lái)在FPGA上開(kāi)發(fā)原型驗證系統設計時(shí)需要考量的因素。在上篇文章中,我們分享了第五到第六主題,介紹了我們如何確保在FPGA上實(shí)現所需的性能和在時(shí)鐘方面必須加以考量的因素有哪些。本篇
- 關(guān)鍵字: 202409 ASIC IP核 FPGA SmartDV
將ASIC IP核移植到FPGA上——如何確保性能與時(shí)序以完成充滿(mǎn)挑戰的任務(wù)!
- 本系列文章從數字芯片設計項目技術(shù)總監的角度出發(fā),介紹了如何將芯片的產(chǎn)品定義與設計和驗證規劃進(jìn)行結合,詳細講述了在FPGA上使用IP核來(lái)開(kāi)發(fā)ASIC原型項目時(shí),必須認真考慮的一些問(wèn)題。文章從介紹使用預先定制功能即IP核的必要性開(kāi)始,通過(guò)闡述開(kāi)發(fā)ASIC原型設計時(shí)需要考慮到的IP核相關(guān)因素,用八個(gè)重要主題詳細分享了利用ASIC IP來(lái)在FPGA上開(kāi)發(fā)原型驗證系統設計時(shí)需要考量的因素。在上篇文章中,我們分享了第二到第四主題,介紹了使用FPGA進(jìn)行原型設計時(shí)需要立即想到哪些基本概念、在將專(zhuān)為ASIC技術(shù)而設計的I
- 關(guān)鍵字: ASIC IP FPGA SmartDV
將ASIC IP核移植到FPGA上——更新概念并推動(dòng)改變以完成充滿(mǎn)挑戰的任務(wù)!
- 本系列文章從數字芯片設計項目技術(shù)總監的角度出發(fā),介紹了如何將芯片的產(chǎn)品定義與設計和驗證規劃進(jìn)行結合,詳細講述了在FPGA上使用IP核來(lái)開(kāi)發(fā)ASIC原型項目時(shí),必須認真考慮的一些問(wèn)題。文章從介紹使用預先定制功能即IP核的必要性開(kāi)始,通過(guò)闡述開(kāi)發(fā)ASIC原型設計時(shí)需要考慮到的IP核相關(guān)因素,用八個(gè)重要主題詳細分享了利用ASIC所用IP來(lái)在FPGA上開(kāi)發(fā)原型驗證系統設計時(shí)需要考量的因素。在上篇文章中,我們介紹了將ASIC IP移植到FPGA原型平臺上的必要性,并對原型設計中各種考量因素進(jìn)行了總體概述,分析開(kāi)發(fā)A
- 關(guān)鍵字: ASIC IP FPGA SmartDV
非英偉達聯(lián)盟崛起 ASIC廠(chǎng)吃香
- 英偉達(NVIDIA)恐受到法國反壟斷監管機關(guān)的指控,「非英偉達陣營(yíng)」同唱凱歌,UALink(Ultra Accelerator Link)聯(lián)盟及UXL基金會(huì )兩大陣營(yíng)反撲,將大幅提升專(zhuān)用ASIC開(kāi)發(fā)力度,相關(guān)硅智財可望獲得多方采用。法人指出,臺廠(chǎng)受惠晶圓代工領(lǐng)導地位,ASIC、IP布局完整,搶搭非輝聯(lián)盟崛起列車(chē)。 半導體業(yè)者表示,ASIC大廠(chǎng)創(chuàng )意、智原、巨有科技,硅智財M31、力旺,及神盾集團積極布局該領(lǐng)域。神盾年初以約當47億元價(jià)值并購新創(chuàng )IP公司干瞻,旗下安國、芯鼎也同步搶進(jìn)ASIC市場(chǎng)。GPU在A(yíng)I
- 關(guān)鍵字: 英偉達 ASIC GPU AI模型訓練
IC設計倚重IP、ASIC趨勢成形
- 半導體制程進(jìn)入2奈米,擷發(fā)科技董事長(cháng)楊健盟指出,IC設計難度陡增,未來(lái)硅智財、ASIC角色將更加吃重,協(xié)助IC設計以SoC方式因應AI新世代。楊健盟分析,過(guò)往IDM分拆晶圓代工之典范,將在IC設計上發(fā)生,AI時(shí)代IC設計大者恒大趨勢成形。 擷發(fā)科技已獲國際芯片大廠(chǎng)AI芯片外包訂單,楊健盟認為,現在芯片晶體管動(dòng)輒百億個(gè),考驗IC設計業(yè)者研發(fā)量能。大量采用基礎、接口IP使研發(fā)能力更能專(zhuān)注前段設計,海外大廠(chǎng)甚至將后段交由ASIC業(yè)者,未來(lái)倚重IP、ASIC趨勢只會(huì )更加明顯。中國臺灣半導體產(chǎn)業(yè)鏈在邏輯先進(jìn)制程、先
- 關(guān)鍵字: IC設計 IP ASIC
ASIC紛擾 創(chuàng )意4月?tīng)I收看淡
- ASIC廠(chǎng)商創(chuàng )意公布4月合并營(yíng)收16.93億元、寫(xiě)近期低點(diǎn)。ASIC族群乏力,世芯-KY法說(shuō)后亦遭逢市場(chǎng)賣(mài)壓調節,法人認為,主要是產(chǎn)品進(jìn)入世代遷移、營(yíng)運預期相對保守;創(chuàng )意則可能是項目營(yíng)收遞延認列,據公司指引,第二季季增介于15~20%,可觀(guān)察接續兩個(gè)月情況。目前ASIC仍為寡占市場(chǎng),后進(jìn)者來(lái)勢洶洶,競爭同業(yè)也積極爭取CSP項目,短期仍有市場(chǎng)紛擾。創(chuàng )意4月合并營(yíng)收月減22.75%,年減15.93%;累計前四月合并營(yíng)收73.83億元,年減13.57%。公司預估,本季度NRE(委托設計)、Turnkey(量產(chǎn))
- 關(guān)鍵字: ASIC 創(chuàng )意
星云智聯(lián)首款自研DPU ASIC芯片一版流片成功
- 近日,星云智聯(lián)自主研發(fā)的DPU芯片M18120回片后,十分鐘內成功點(diǎn)亮,十八小時(shí)完成通流驗證,成功實(shí)現了芯片設計目標!這一優(yōu)異的成績(jì)得益于星云智聯(lián)規范的IPD產(chǎn)品流程、嚴格的質(zhì)量控制、高效的項目管理,以及全體星云人的不懈努力。M18120是星云智聯(lián)推出的首款DPU ASIC芯片,集成了公司自主研發(fā)的網(wǎng)絡(luò )、存儲、安全、RDMA、可編程轉發(fā)等核心技術(shù),最大吞吐性能達到200Gbps,能夠滿(mǎn)足公有云、混合云、私有云、NVMe存儲、網(wǎng)絡(luò )安全和工業(yè)控制等各種應用場(chǎng)景的需求。在A(yíng)I大模型時(shí)代,DPU作為智算網(wǎng)絡(luò )發(fā)展的
- 關(guān)鍵字: 星云智聯(lián) DPU ASIC
asic ip核介紹
您好,目前還沒(méi)有人創(chuàng )建詞條asic ip核!
歡迎您創(chuàng )建該詞條,闡述對asic ip核的理解,并與今后在此搜索asic ip核的朋友們分享。 創(chuàng )建詞條
歡迎您創(chuàng )建該詞條,闡述對asic ip核的理解,并與今后在此搜索asic ip核的朋友們分享。 創(chuàng )建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì )員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
