EEPW首頁(yè) >>
主題列表 >>
現場(chǎng)可編程門(mén)陣列(fpga)
現場(chǎng)可編程門(mén)陣列(fpga) 文章 進(jìn)入現場(chǎng)可編程門(mén)陣列(fpga)技術(shù)社區
基于FPGA的二值圖像連通域標記快速算法實(shí)現
- 摘 要:針對高速圖像目標實(shí)時(shí)識別和跟蹤任務(wù),需要利用系統中有限的硬件資源實(shí)現高速、準確的二值圖像連通域標記,提出了一種適合FPGA實(shí)現的二值圖像連通域標記快速算法。算法以快捷、有效的方式識別、并記錄區域間復雜的連通關(guān)系。與傳統的二值圖像標記算法相比,該算法具有運算簡(jiǎn)單性、規則性和可擴展性的特點(diǎn)。利用FPGA實(shí)現該算法時(shí),能夠準確有效的識別出圖像中復雜的連通關(guān)系,產(chǎn)生正確的標記結果。在100MHz工作時(shí)鐘下,處理384
- 關(guān)鍵字: FPGA 單片機 二值圖像連通域標記 嵌入式系統
基于FPGA的高速可變周期脈沖發(fā)生器的設計
- 1 引 言 要求改變脈沖周期和輸出脈沖個(gè)數的脈沖輸出電路模塊在許多工業(yè)領(lǐng)域都有運用。采用數字器件設計周期和輸出個(gè)數可調節的脈沖發(fā)生模塊是方便可行的。為了使之具有高速、靈活的優(yōu)點(diǎn),本文采用Atelra公司的可編程芯片FPGA設計了一款周期和輸出個(gè)數可變的脈沖發(fā)生器。經(jīng)過(guò)板級調試獲得良好的運行效果。 2 總體設計思路 脈沖的周期由高電平持續時(shí)間與低電平持續時(shí)間共同構成,為了改變周期,采用兩個(gè)計數器來(lái)分別控制高電平持續時(shí)間和低電平持續時(shí)間。計數器采用可并行加載初始值的N位減法計數器。設定:當要求的高電平
- 關(guān)鍵字: FPGA 單片機 脈沖發(fā)生器 嵌入式系統
基于FPGA的IDE硬盤(pán)接口卡的實(shí)現
- 引言 本文采用FPGA實(shí)現了IDE硬盤(pán)接口協(xié)議。系統提供兩套符合ATA-6規范的IDE接口,一個(gè)與普通IDE硬盤(pán)連接,另一個(gè)與計算機主板上的IDE接口相連。系統采用FPGA實(shí)現接口協(xié)議,完成接口數據的截獲、處理(在本文中主要是數據加密)和轉發(fā),支持PIO和Ultra DMA兩種數據傳輸模式。下面重點(diǎn)介紹用FPGA實(shí)現接口協(xié)議的方法。 1 IDE接口協(xié)議簡(jiǎn)介 1.1 IDE接口引腳定義 IDE(Integrated Drive Electronics)即“電子集成驅動(dòng)器”,又稱(chēng)為ATA接口。表1列
- 關(guān)鍵字: FPGA IDE硬盤(pán) 單片機 嵌入式系統 存儲器
賽靈思推出新型完整FPGA解決方案
- 賽靈思公司宣布推出支持DDR2 SDRAM接口的低成本Spartan™-3A FPGA開(kāi)發(fā)套件、支持多種高性能存儲器接口(I/Fs)的Virtex™-5 FPGA 開(kāi)發(fā)平臺(ML-561) ,以及存儲器接口生成器(MIG)軟件1.7版本。這些完整的解決方案使FPGA用戶(hù)能夠快速實(shí)施并驗證在不同數據速率和總線(xiàn)寬度下的專(zhuān)用存儲器接口設計,從而加快產(chǎn)品的上市時(shí)間。 這些包括器件特性描述、數據輸入電路以及存儲器控制器的解決方案,均已在使用了美光科技公司(Micron Techn
- 關(guān)鍵字: FPGA 單片機 嵌入式系統 賽靈思
賽靈思推出65nm FPGA一周年:VIRTEX-5 FPGA率先實(shí)現量產(chǎn)
- 賽靈思公司日前隆重宣布,其屢獲殊榮的65nm Virtex-5 FPGA系列兩款器件LX50 和 LX50T最先實(shí)現量產(chǎn)。自2006年5月15日推出65nm Virtex-5 FPGA平臺以來(lái),賽靈思目前已向市場(chǎng)發(fā)售了三款平臺(LX、LXT和SXT)的13種器件,它們?yōu)榭蛻?hù)提供了無(wú)需任何折衷的業(yè)界最高的性能、最低的功耗, 并擁有業(yè)界唯一內建的PCI Express®™ 端點(diǎn)和千兆以太網(wǎng)模塊,以及業(yè)界最高的DSP性能。 賽靈思公司高級產(chǎn)品部執行副總裁Iain Morris 表示
- 關(guān)鍵字: 65nm FPGA VIRTEX-5 單片機 嵌入式系統 賽靈思
什么是FPGA?
- 什么是可編程邏輯? 在數字電子系統領(lǐng)域,存在三種基本的器件類(lèi)型:存儲器、微處理器和邏輯器件。存儲器用來(lái)存儲隨機信息,如數據表或數據庫的內容。微處理器執行軟件指令來(lái)完成范圍廣泛的任務(wù),如運行字處理程序或視頻游戲。邏輯器件提供特定的功能,包括器件與器件間的接口、數據通信、信號處理、數據顯示、定時(shí)和控制操作、以及系統運行所需要的所有其它功能。 固定邏輯與可編程邏輯 邏輯器件可分為兩大類(lèi) – 固定邏輯器件和可編程邏輯器件。正如其命名一樣,固定邏輯器件中的電路是永久性的,它們完成一種
- 關(guān)鍵字: FPGA FPGA專(zhuān)題
基于FPGA的微處理器內核設計與實(shí)現
- 與傳統投片實(shí)現ASIC相比,FPGA具有實(shí)現速度快、風(fēng)險小、可編程、可隨時(shí)更改升級等一系列優(yōu)點(diǎn),因而得到了越米越廣泛的應用。MCS-51應用時(shí)間長(cháng)、范圍廣,相關(guān)的軟硬件資源豐富,因而往往在FPGA應用中嵌人MCS-51內核作為微控制器。但是傳統MCS-51的指令效率太低,每個(gè)機器周期高達12時(shí)鐘周期,因此必須對內核加以改進(jìn),提高指令執行速度和效率,才能更好地滿(mǎn)足FPGA的應用。 通過(guò)對傳統MCS-51單片機指令時(shí)序和體系結構的分析,使用VHDL語(yǔ)言采用自頂向下的設計方法重新設計了一個(gè)高效的微控制器內核
- 關(guān)鍵字: FPGA 單片機 內核設計 嵌入式系統 微處理器
采用軟處理器IP規避器件過(guò)時(shí)的挑戰
- 在向一個(gè)嵌入式產(chǎn)品設計做出幾年的財力和物力投資之后,你最不愿意聽(tīng)到的消息就是你所采用的器件已經(jīng)“生命終止”。在分立的嵌入式處理中,陳舊過(guò)時(shí)意味著(zhù)你必須為你的下一個(gè)設計轉向采用另外一種處理器,并且完全可能要重新設計你想在市場(chǎng)中保持的現有產(chǎn)品。即使是半導體行業(yè)中的巨頭,也并不是總能夠為所有類(lèi)型的應用找到利用個(gè)別分立解決方案的途徑。許多最終產(chǎn)品無(wú)法證明采用特定的分立器件是恰當的,因此,隨著(zhù)時(shí)間的推移,甚至長(cháng)期供應商也會(huì )在不合適的時(shí)間停止為他們的客戶(hù)提供器件支持。 英特爾公司最近宣布他們將退出嵌入式市場(chǎng)。在1
- 關(guān)鍵字: FPGA 單片機 嵌入式系統 軟處理器 通訊 網(wǎng)絡(luò ) 無(wú)線(xiàn)
利用Virtex-5 FPGA實(shí)現更高的性能
- 在FPGA系統設計中,要達到性能最大化需要平衡具有混合性能效率的元器件,包括邏輯構造(fabric)、片上存儲器、DSP和I/O帶寬。在本文中,我將向你解釋怎樣能在追求更高系統級性能的過(guò)程中受益于Xilinx® 的Virtex™-5 FPGA構建模塊,特別是新的ExpressFabric™技術(shù)。以針對邏輯和算術(shù)功能的量化預期性能改進(jìn)為例,我將探究ExpressFabric架構的主要功能?;趯?shí)際客戶(hù)設計的基準將說(shuō)明Virtex-5ExpressFabric技術(shù)性能平均比前一
- 關(guān)鍵字: FPGA Virtex-5 單片機 嵌入式系統
FPGA與DSP的高速通信接口設計與實(shí)現
- 在雷達信號處理、數字圖像處理等領(lǐng)域中,信號處理的實(shí)時(shí)性至關(guān)重要。由于FPGA芯片在大數據量的底層算法處理上的優(yōu)勢及DSP芯片在復雜算法處理上的優(yōu)勢,DSP+FPGA的實(shí)時(shí)信號處理系統的應用越來(lái)越廣泛。ADI公司的TigerSHARC系列DSP芯片浮點(diǎn)處理性能優(yōu)越,故基于這類(lèi)。DSP的DSP+FPGA處理系統正廣泛應用于復雜的信號處理領(lǐng)域。同時(shí)在這類(lèi)實(shí)時(shí)處理系統中,FPGA與DSP芯片之間數據的實(shí)時(shí)通信至關(guān)重要。 TigerSHARC系列DSP芯片與外部進(jìn)行數據通信主要有兩種方式:總線(xiàn)方式和鏈路口方式。鏈路
- 關(guān)鍵字: DSP FPGA 單片機 嵌入式系統 通信接口
現場(chǎng)可編程門(mén)陣列(fpga)介紹
您好,目前還沒(méi)有人創(chuàng )建詞條現場(chǎng)可編程門(mén)陣列(fpga)!
歡迎您創(chuàng )建該詞條,闡述對現場(chǎng)可編程門(mén)陣列(fpga)的理解,并與今后在此搜索現場(chǎng)可編程門(mén)陣列(fpga)的朋友們分享。 創(chuàng )建詞條
歡迎您創(chuàng )建該詞條,闡述對現場(chǎng)可編程門(mén)陣列(fpga)的理解,并與今后在此搜索現場(chǎng)可編程門(mén)陣列(fpga)的朋友們分享。 創(chuàng )建詞條
熱門(mén)主題
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì )員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
