<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> 現場(chǎng)可編程門(mén)陣列(fpga)

現場(chǎng)可編程門(mén)陣列(fpga) 文章 進(jìn)入現場(chǎng)可編程門(mén)陣列(fpga)技術(shù)社區

DVB-C解交織器的FPGA實(shí)現

  • 卷積交織和解交織原理簡(jiǎn)介 在DVB-C系統當中,實(shí)際信道中的突發(fā)錯誤往往是由脈沖干擾、多徑衰落引起的,在統計上是相關(guān)的,所以一旦出現不能糾正的錯誤時(shí),這種錯誤將連續存在。因此在DVB-C系統里,采用了卷積交織來(lái)解決這種問(wèn)題。它以一定規律擾亂源符號數據的時(shí)間順序,使其相關(guān)性減弱,然后將其送入信道,解交織器按相反規律恢復出源符號數據。 DVB-C的卷積交織和解交織原理為:交織由I=12(I為交織深度)個(gè)分支構成。每個(gè)分支的延時(shí)逐漸遞增,遞增的單元數M=n/I=204/12=17(M為交織基數)。這里的
  • 關(guān)鍵字: DVB-C  FPGA  單片機  嵌入式系統  

賽靈思VIRTEX-5 成為全球首個(gè)通過(guò)所有v1.1標準測試的FPGA

  • 通過(guò)PCI EXPRESS兼容性測試 -  賽靈思VIRTEX-5 成為全球首個(gè)通過(guò)所有v1.1標準測試的FPGA 經(jīng)驗證的解決方案使用戶(hù)可快速采用業(yè)界速度最快的、內建低功耗PCI Express 端點(diǎn)模塊和串行收發(fā)器的65nm FPGA     賽靈思公司宣布其Virtex™-5 LXT FPGA通過(guò)了最新的PCI Express端點(diǎn) v1.1
  • 關(guān)鍵字: FPGA  v1.1標準  VIRTEX-5  測試  單片機  嵌入式系統  賽靈思  測試測量  

基于FPGA的圖像預處理系統

  • 本文介紹的是利用FPGA并行處理和計算能力,以Altera FPGA Stratix EP1S40為系統控制的核心實(shí)現的SOPC。
  • 關(guān)鍵字: FPGA  圖像預處理  系統    

FPGA迎來(lái)65nm時(shí)代

  • 11月13日,Altera公司正式發(fā)布了業(yè)界期盼以久的65nm FPGA—Stratix III 。與此同時(shí)Xilinx又更進(jìn)一步,在同一時(shí)間推出了65nm的Virtex-5 LXT系列,這也是時(shí)隔半年之后Xilinx推出的第二款65nm 產(chǎn)品。由此,FPGA進(jìn)入了65nm時(shí)代,Altera 與Xilinx也將展開(kāi)新的技術(shù)對壘。 Altera: Stratix III FPGA怎樣在獲得高性能的同時(shí)保持低功耗是65nm領(lǐng)域的最大難題,Altera的解決辦法是針對設計中需要的地方提高性能,而把其他地方的功
  • 關(guān)鍵字: 0612_A  FPGA  單片機  嵌入式系統  雜志_業(yè)界風(fēng)云  

美國賽靈思(Xilinx)公司 & 合眾達公司在清華大學(xué)成功舉辦FPGA技術(shù)研討會(huì )

  • 由美國賽靈思(Xilinx)公司組織、北京合眾達電子與清華大學(xué)電工電子中心共同舉辦的FPGA免費教授研討會(huì )于12月16日、17日在清華大學(xué)電工電子實(shí)驗室成功舉辦。來(lái)自清華大學(xué)、北京大學(xué)、北京理工大學(xué)、北京科技大學(xué)、北京郵電大學(xué)、北方工業(yè)大學(xué)、山東大學(xué)等多所高校近100位教師及學(xué)生代表參加。     Xilinx中國區大學(xué)計劃經(jīng)理謝凱年博士作了精彩演講,著(zhù)重介紹了Xilinx公司發(fā)展歷史、國外知名高?;赬ilinx FPGA教學(xué)情況以及中國區大學(xué)計劃情況與宏偉藍圖,在座學(xué)員對
  • 關(guān)鍵字: FPGA  Xilinx  合眾達  清華大學(xué)  

人臉檢測系統的SoPC設計

  • 摘  要:本文采用Nios Ⅱ軟核處理器在FPGA上設計了一種人臉檢測系統,對該系統的功能、結構和實(shí)現作了較詳細的闡述。設計結果表明,該系統體積小,數據處理速度快,保證了很好的實(shí)時(shí)性。關(guān)鍵詞:人臉檢測;FPGA; 軟核處理器;片上系統 引言人臉檢測跟蹤是計算機視覺(jué)中十分重要的研究領(lǐng)域,正受到越來(lái)越多的關(guān)注。傳統基于PC平臺的人臉檢測跟蹤系統體積大,不能滿(mǎn)足便攜的要求,更不適合露天使用;而采用通用的DSP芯片組成的系統,外圍電路較復雜,設計與調試都需要較長(cháng)的時(shí)間,且系統的可擴展性和移植性不好。利
  • 關(guān)鍵字: FPGA  測量  測試  片上系統  人臉檢測  軟核處理器  

DAB接收機的樣機設計

  • 與現行廣播相比,數字音頻廣播(Digital Audio Broadcasting,簡(jiǎn)稱(chēng)DAB)這種新的傳輸系統憑借其諸多優(yōu)點(diǎn)而引起了國際通信行業(yè)的矚目,并獲得了迅速的發(fā)展。我國廣播電影電視行業(yè)標準《30~3000MHz地面數字音頻廣播系統技術(shù)規范》自2006年6月1日起實(shí)施。 該標準是DAB標準,適用于移動(dòng)和固定接收機傳送高質(zhì)量數字音頻節目和數據業(yè)務(wù)。 由于手機電視將為2008北京奧運提供服務(wù),國內多家單位已積極致力于DAB的研制開(kāi)發(fā)。本文將介紹DAB接收機的樣機設計。 系統的性能要求 歐洲DAB
  • 關(guān)鍵字: DAB  DSP  FPGA  數字音頻廣播  消費電子  消費電子  

基于FPGA的TCP粘合設計與實(shí)現

  • 傳統的數據分流一般基于三層、四層交換,不能在應用層解析數據,導致數據在后端服務(wù)器解析后還要相互重新分發(fā),增加了服務(wù)數據傳輸的開(kāi)銷(xiāo),為解決該問(wèn)題,可以在客戶(hù)端與服務(wù)器之間采用應用級代理服務(wù)器,利用該服務(wù)器專(zhuān)門(mén)對數據包進(jìn)行解析分發(fā),但是該方式下,數據要進(jìn)入TCP/IP協(xié)議棧,處理速度慢,同時(shí)代理服務(wù)器還需要與客戶(hù)端、服務(wù)器雙方通信,需要處理的數據量非常大,因此在集群應用中,特別是大規模負載平衡集群系統中很少使用應用級代理。 在應用級代理的基礎上,為進(jìn)一步提高數據處理的速度,提出了TCP粘合技術(shù)[1]。該技
  • 關(guān)鍵字: FPGA  TCP粘合  服務(wù)器  客戶(hù)端  通訊  網(wǎng)絡(luò )  無(wú)線(xiàn)  

LambdaPRO 3支持XILINX Virtex-4 FX FPGA

  •         LambdaPRO 3成功實(shí)現了對XILINX公司內嵌PowerPC405硬核的Virtex-4 FX FPGA的支持,用戶(hù)可以在Virtex-4 FX FPGA上開(kāi)發(fā)基于DeltaOS的嵌入式系統。             LambdaPRO 
  • 關(guān)鍵字: FPGA  FX  LambdaPRO  Virtex-4  廠(chǎng)XILINX  單片機  嵌入式系統  

新型灌封式6A至12A DC-DC μModule穩壓器系列

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò )家園
  • 關(guān)鍵字: DC-DC  PCB  FPGA  POL  

通過(guò)LabVIEW FPGA加速嵌入式系統原型化的過(guò)程

  • 嵌入式系統的發(fā)展趨勢 嵌入式系統一般是指一個(gè)獨立且具有專(zhuān)門(mén)用途的系統,隨著(zhù)半導體技術(shù)的飛速發(fā)展,嵌入式系統正在滲入現代社會(huì )的各個(gè)方面,被廣泛應用于航空航天、通信設備、消費電子、工業(yè)控制、汽車(chē)、船舶等領(lǐng)域。巨大的市場(chǎng)需求推動(dòng)了嵌入式系統向更高的技術(shù)水平發(fā)展。 嵌入式系統的開(kāi)發(fā)流程,一般可以分為三個(gè)階段:設計,原型化及發(fā)布。設計主要是對產(chǎn)品本身以及其中牽涉到的算法、概念進(jìn)行設計,原型化是對設計的可行性進(jìn)行驗證或評估,發(fā)布是產(chǎn)品的最終實(shí)現。大部分情況下,整個(gè)開(kāi)發(fā)流程中需要牽涉到多種軟件開(kāi)發(fā)工具。比如在設
  • 關(guān)鍵字: FPGA  LabVIEW  單片機  嵌入式系統  系統原型化  

Altera發(fā)售可量產(chǎn)的Stratix II GX FPGA

  •     Altera公司(NASDAQ:ALTR)今天宣布開(kāi)始發(fā)售其可量產(chǎn)的Stratix® II GX FPGA。高密度Stratix II GX系列提供20個(gè)工作范圍在600Mbps至6.375Gbps的低功耗收發(fā)器,串行鏈路總鏈接能力達到前所未有的127Gbps。用戶(hù)現在可以使用Stratix II GX FPGA來(lái)設計生產(chǎn)多吉比特互聯(lián)系統,滿(mǎn)足甚至超越其性能和信號完整性規范。隨著(zhù)E
  • 關(guān)鍵字: Altera  FPGA  GX  II  Stratix  單片機  嵌入式系統  

LambdaPRO 3支持XILINX Virtex-4 FX FPGA

  • 2006年11月,LambdaPRO 3成功實(shí)現了對XILINX公司內嵌PowerPC405硬核的Virtex-4 FX FPGA的支持,用戶(hù)可以在Virtex-4 FX FPGA上開(kāi)發(fā)基于DeltaOS的嵌入式系統。 Virtex-4 FX FPGA是XILINX公司推出的高性能FPGA,設備具有如下特點(diǎn):     高性能;    &
  • 關(guān)鍵字: FPGA  XILINX  單片機  嵌入式系統  

FPGA給汽車(chē)電子帶來(lái)新機遇

  • 今天,汽車(chē)電子領(lǐng)域在好幾個(gè)方面呈現出持續增長(cháng)的勢頭;其中包括汽車(chē)型款的推陳出新、車(chē)型的平均壽命逐漸縮短,以及換車(chē)的原因并非出于性能下降,而是因為消費者的喜好。 其它加促了汽車(chē)電子發(fā)展的原因,還有:技術(shù) - 隨著(zhù)半導體技術(shù)進(jìn)步,元件的成本得以下降;市場(chǎng)競爭-汽車(chē)制造商越來(lái)越多地將電子器件作為其競爭的優(yōu)勢或武器;性能-電子產(chǎn)品可用來(lái)優(yōu)化汽油消耗和提高引擎性能;法規要求–法例規定在點(diǎn)火器和引擎控制系統中使用的電子器件必須有助于減少排放;安全性-安全功能如氣囊、ABS系統及應急呼叫系統等現已成為開(kāi)拓市場(chǎng)的工具
  • 關(guān)鍵字: FPGA  汽車(chē)電子  汽車(chē)電子  

賽靈思在華首發(fā)成本最低的I/O優(yōu)化FPGA SPARTAN-3A平臺

  •   賽靈思推出Spartan™-3A系列I/O優(yōu)化現場(chǎng)可編程門(mén)陣列(FPGA)平臺。這一平臺是對低成本、大規模應用的新一代Spartan-3系列產(chǎn)品的擴展。SPARTAN-3A平臺為相對于邏輯密度而言更注重I/O數量與功能的應用提供了一個(gè)成本更低的解決方案。Spartan-3A FPGA支持業(yè)界最廣泛的I/O標準(26種),具備獨特的電源管理、配置功能以及防克?。╝nti-cloning)安全優(yōu)勢,可以為消費和工業(yè)領(lǐng)域中的新型大規模應用,如顯示屏接口、視頻/調諧器板接口和視頻交換,提
  • 關(guān)鍵字: FPGA  I/O優(yōu)化  SPARTAN-3A  單片機  嵌入式系統  賽靈思  
共6433條 418/429 |‹ « 416 417 418 419 420 421 422 423 424 425 » ›|

現場(chǎng)可編程門(mén)陣列(fpga)介紹

您好,目前還沒(méi)有人創(chuàng )建詞條現場(chǎng)可編程門(mén)陣列(fpga)!
歡迎您創(chuàng )建該詞條,闡述對現場(chǎng)可編程門(mén)陣列(fpga)的理解,并與今后在此搜索現場(chǎng)可編程門(mén)陣列(fpga)的朋友們分享。    創(chuàng )建詞條
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>