<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> 現場(chǎng)可編程門(mén)陣列(fpga)

現場(chǎng)可編程門(mén)陣列(fpga) 文章 進(jìn)入現場(chǎng)可編程門(mén)陣列(fpga)技術(shù)社區

Altera FPGA在Fairlight新媒體處理引擎中替代64片DSP

  •   澳大利亞悉尼的音頻產(chǎn)品系統專(zhuān)業(yè)公司Fairlight利用Altera® FPGA的靈活性以及數字信號處理(DSP)優(yōu)勢,將采用了8塊電路板和64片DSP的設計精簡(jiǎn)為一塊Stratix® FPGA PCI卡。   Fairlight首席技術(shù)官Tino Fibaek說(shuō):“我們的水晶內核(CC-1)體系結構表明,Altera FPGA在DSP功能上的性?xún)r(jià)比非常優(yōu)異。采用了Altera的開(kāi)發(fā)工具后,該項目成為我見(jiàn)過(guò)的進(jìn)展最為順利的項目。我們完成開(kāi)發(fā)所花費的時(shí)間僅是DSP器件體系結構設計的三分
  • 關(guān)鍵字: Altera  DSP  Fairlight  FPGA  單片機  嵌入式系統  

基于FPGA的簡(jiǎn)易可存儲示波器設計

  • 摘要: 本文介紹了一種基于FPGA的采樣速度60Mbit/s的雙通道簡(jiǎn)易數字示波器設計,能夠實(shí)現量程和采樣頻率的自動(dòng)調整、數據緩存、顯示以及與計算機之間的數據傳輸。關(guān)鍵詞:數據采集;數字示波器;FPGA 引言   傳統的示波器雖然功能齊全,但是體積大、重量重、成本高、等一系列問(wèn)題使應用受到了限制。有鑒于此,便攜式數字存儲采集器就應運而生,它采用了LCD顯示、高速A/D采集與轉換、ASIC芯片等新技術(shù),具有很強的實(shí)用性和巨大的市場(chǎng)潛力,也代表了當代電子測量?jì)x器的一種發(fā)展趨勢,即向功能多、體積小、重量輕、
  • 關(guān)鍵字: FPGA  測量  測試  可存儲示波器  存儲器  

賽靈思為DSP優(yōu)化65nm FPGA

  • 賽靈思公司(Xilinx, Inc.)宣布開(kāi)始向市場(chǎng)交付針對高性能數字信號處理(DSP)而優(yōu)化的65nm Virtex-5 SXT現場(chǎng)可編程門(mén)陣列(FPGA)器件的首批產(chǎn)品。SXT平臺的DSP在550MHz下性能達352 GMAC,而且動(dòng)態(tài)功率較上一代90nm器件相比降低35%。Virtex-5 SXT平臺為無(wú)線(xiàn)WIMAX以及監控和廣播等高分辨率視頻等領(lǐng)域中的高性能數字信號處理應用提供了最高的DSP模塊和邏輯資源比。增強的DSP邏輯片(DSP48E)包括一個(gè)25 x 18位乘法器、一個(gè)48位第二級累加和算
  • 關(guān)鍵字: 0703_A  65nm  DSP  FPGA  單片機  嵌入式系統  雜志_業(yè)界風(fēng)云  

Altera發(fā)售業(yè)界首款65nm低成本FPGA

  •   日前,Alter宣布,利用TSMC 65nm低功耗工藝的低成本FPGA Cyclone III系列開(kāi)始發(fā)售。根據Altera廣播、汽車(chē)電子及消費電子業(yè)務(wù)部副總裁Tim Colleran的介紹,利用TSMC的工藝,Cyclone III FPGA提供豐富的邏輯、存儲器和DSP方案功能功耗更低。結合Quartus II開(kāi)發(fā)軟件7.0,Cyclone III系列在嚴格的成本和功耗預算下,以高性能滿(mǎn)足應用需求。   Altera資深營(yíng)銷(xiāo)副總裁Jordan Plofsky認為,這一系列產(chǎn)品與其他競爭對手的方案
  • 關(guān)鍵字: Altera  FPGA  單片機  嵌入式系統  

Altera中國大學(xué)生電子設計文章競賽2007

  • Altera? 公司一直致力于通過(guò)大學(xué)合作項目的實(shí)施來(lái)幫助中國培養優(yōu)秀電子設計人才,并推動(dòng)可編程技術(shù)產(chǎn)品和應用的研究。Altera中國大學(xué)計劃更是公司的一項長(cháng)期戰略計劃。Altera大學(xué)計劃為全球范圍內的大專(zhuān)院校提供先進(jìn)、容易學(xué)習并容易使用的開(kāi)發(fā)軟件、可編程邏輯器件、開(kāi)發(fā)工具以及完整的設計套件。我們希望提高學(xué)生們在電子設計領(lǐng)域方面的知識和能力,幫助他們畢業(yè)后在工作崗位上能夠發(fā)揮所長(cháng),實(shí)現Altera幫助中國提升電子設計水平的承諾。 首屆中國大學(xué)生電子設計文章競賽在2006年成功舉辦,推動(dòng)了中國
  • 關(guān)鍵字: altera  FPGA  

PCI Express——高速串行互聯(lián)接口標準

  • 摘要:?本文介紹了PCI Express以及用FPGA實(shí)現PCI Express接口的優(yōu)勢。關(guān)鍵詞:?PCI Express;FPGA PCI Express是從PCI發(fā)展而來(lái)的一種系統互聯(lián)接口標準。PCI和PCI-X都是基于32位以及64位的并行總線(xiàn),而PCI Express則使用高速串行總線(xiàn)。PCI Express后向兼容于PCI,能夠靈活地提供大峰值帶寬。表1對比了三種PCI標準的特性。 表1 PCI標準對比一對同時(shí)工作的發(fā)送和接收通道被稱(chēng)為一個(gè)通路。發(fā)送和接收通道使用低
  • 關(guān)鍵字: 0703_A  Express  FPGA  PCI  消費電子  雜志_技術(shù)長(cháng)廊  消費電子  

Altera Stratix II FPGA達到軍用溫度級標準

  •   Altera公司宣布,其90nm高性能Stratix®II FPGA器件系列所有封裝型號均達到軍用溫度級標準。   Altera的Stratix和Stratix®II器件能夠可靠地工作在商用、工業(yè)和軍用溫度級范圍內,符合嚴格的規范標準。公司將工業(yè)級Stratix®II器件的工作范圍擴展到-55
  • 關(guān)鍵字: Altera  FPGA  Stratix  單片機  嵌入式系統  

基于FPGA的雷達脈沖壓縮系統設計

  • 脈沖壓縮技術(shù)是指對雷達發(fā)射的寬脈沖信號進(jìn)行調制(如線(xiàn)性調頻、非線(xiàn)性調頻、相位編碼),并在接收端對回波寬脈沖信號進(jìn)行脈沖壓縮處理后得到窄脈沖的實(shí)現過(guò)程。脈沖壓縮有效地解決了雷達作用距離與距離分辨率之間的矛盾,可以在保證雷達在一定作用距離下提高距離分辨率。 線(xiàn)性調頻信號的脈沖壓縮 脈沖壓縮的過(guò)程是通過(guò)對接收信號s(t)與匹配濾波器的脈沖響應h(t)求卷積的方法實(shí)現的。而處理數字信號時(shí),脈壓過(guò)程是通過(guò)對回波序列s(n)與匹配濾波器的脈沖響應序列h(n)求卷積來(lái)實(shí)現的。匹配濾波器的輸出為: &nbs
  • 關(guān)鍵字: FPGA  單片機  雷達  脈沖壓縮  嵌入式系統  

設計靈活、高性能的嵌入式系統

  • 您的下一個(gè)嵌入式系統設計項目需要的是什么:是可以讓您輕松地定制設計的靈活的系統元件,還是額外的性能空間,以便您在設計周期中加入更多的功能?為什么要讓自己承受過(guò)度的開(kāi)發(fā)壓力,并且只能舍此取彼呢?軟處理和IP定制能夠為同時(shí)確保靈活性和高性能提供了最佳的解決方案,將定制設計的概念和協(xié)處理帶來(lái)的性能加速結合起來(lái)。 分立處理器只能提供固定的外設選擇,并且一些性能受到時(shí)鐘頻率的限制。在嵌入式 FPGA所提供的平臺上,您可以創(chuàng )建一個(gè)具有大量定制處理器核、靈活的外設、甚至協(xié)處理減負引擎的系統?,F在,您能設計出一個(gè)不折
  • 關(guān)鍵字: FPGA  單片機  嵌入式系統  

Altera發(fā)布Quartus II設計軟件7.0支持Cyclone III FPGA

  •   Altera公司推出了Quartus® II軟件7.0,其訂購版和免費的網(wǎng)絡(luò )版均支持65nm Cyclone® III FPGA全系列產(chǎn)品。網(wǎng)絡(luò )版軟件對Cyclone III器件的支持表明,在所有FPGA供應商免費軟件包中,該軟件能夠支持密度最大的器件。與前一系列相比,Quartus II軟件的先進(jìn)技術(shù)和效能特性使設計人員能夠充分挖掘Cyclone III系列的潛能,器件功耗降低了50%,比最相近的低成本FPGA競爭
  • 關(guān)鍵字: Altera  Cyclone  FPGA  II  III  Quartus  單片機  嵌入式系統  設計軟件7.0  

Actel和ARM聯(lián)合開(kāi)發(fā)專(zhuān)為FPGA應用而優(yōu)化的高性能32位處理器

  • Actel公司進(jìn)一步擴展其工業(yè)標準處理器系列,宣布推出ARM Cortex-M1處理器,這是與ARM公司聯(lián)合開(kāi)發(fā)的小型高性能32位軟件微處理器核,專(zhuān)為在FPGA中的實(shí)施而優(yōu)化。不象許多業(yè)界領(lǐng)先的處理器核通常需要支付授權費用和權益金,Actel的客戶(hù)能夠免費獲得先進(jìn)的ARM處理器技術(shù)如Cortex-M1,適用于廣闊的市場(chǎng)領(lǐng)域。 免費提供的Cortex-M1可與Actel以Flash為基礎且可運行M1核的Actel Fusion FPGA和ProASIC3 FPGA同用,為設計人員提供編程靈活性和系統級集成,
  • 關(guān)鍵字: Actel  ARM  FPGA  

Altera Announces Quartus II Design Software Version 7.0 With Support for Cyclone III FPGAs

  • Web Edition Offers Free Design Support for Industry’s Highest-Density Low-Cost FPGAsBeijing, March 20, 2007—Altera Corporation (NASDAQ:ALTR) today introduced Quartus II software version 7.0 with support for the entire 65-nm Cyclone? III FPGA family in bot
  • 關(guān)鍵字: Altera  FPGA  單片機  嵌入式系統  

SYNPLICITY為ALTERA的CYCLONE III FPGA提供低成本優(yōu)勢

  • 領(lǐng)先的半導體設計與驗證軟件供應商 Synplicity 公司日前宣布即將為 Altera 公司的低成本 Cyclone III FPGA 提供支持。Synplicity 對其 Synplify Pro? FPGA 綜合軟件進(jìn)行了優(yōu)化,從而提供了更為快速而簡(jiǎn)便易用的解決方案,使 Cyclone III 客戶(hù)能夠迅速實(shí)現時(shí)序目標,并通過(guò)優(yōu)化面積利用來(lái)節約成本。這兩家公司保持長(cháng)期的合作伙伴關(guān)系,并在產(chǎn)品開(kāi)發(fā)過(guò)程中密切配合,從而快速實(shí)現了Synplify Pro 軟件的優(yōu)化。根據雙方合作,Altera 在產(chǎn)品公開(kāi)
  • 關(guān)鍵字: ALTERA  CYCLONE  FPGA  III  SYNPLICITY  

Altera發(fā)售業(yè)界首款65nm低成本FPGA

  • Cyclone III FPGA前所未有地同時(shí)實(shí)現了低功耗、低成本和高性能,適合無(wú)線(xiàn)通信、視頻、顯示等其他對成本敏感的應用。 2007年3月20號,北京——Altera公司今天宣布,開(kāi)始發(fā)售業(yè)界的首款65nm低成本FPGA——Cyclone III系列。Cyclone III FPGA比競爭FPGA的功耗低75%,含有5K至120K邏輯單元(LE),288個(gè)數字信號處理(DSP)乘法器,存儲器達到4Mbits。Cyclone III系列比前一代產(chǎn)品每邏輯單元成本降低20%,使設計人員能夠更多地在成本敏感
  • 關(guān)鍵字: Altera  FPGA  單片機  嵌入式系統  

ARM發(fā)布首款專(zhuān)門(mén)針對FPGA而優(yōu)化的處理器,擴展Cortex系列

  • 日前,ARM公司今天發(fā)布了第一款專(zhuān)門(mén)針對FPGA應用而優(yōu)化的ARM? Cortex?-M1處理器。ARM Cortex-M1處理器擴展了ARM Cortex處理器系列,可幫助OEM廠(chǎng)商在一個(gè)通用架構下對不同性能需求進(jìn)行標準化。Actel作為一家核心合作伙伴已與ARM緊密合作,并成為首個(gè)獲得授權可為其FPGA客戶(hù)提供Cortex-M1處理器的公司。 2007年4月2日至5日在美國加利福尼亞州圣何塞舉行的嵌入式系統大會(huì )(Embedded Systems Conference)上, ARM和Actel將共同展
  • 關(guān)鍵字: ARM  Cortex系列  FPGA  單片機  嵌入式系統  
共6433條 414/429 |‹ « 412 413 414 415 416 417 418 419 420 421 » ›|

現場(chǎng)可編程門(mén)陣列(fpga)介紹

您好,目前還沒(méi)有人創(chuàng )建詞條現場(chǎng)可編程門(mén)陣列(fpga)!
歡迎您創(chuàng )建該詞條,闡述對現場(chǎng)可編程門(mén)陣列(fpga)的理解,并與今后在此搜索現場(chǎng)可編程門(mén)陣列(fpga)的朋友們分享。    創(chuàng )建詞條
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>