EEPW首頁(yè) >>
主題列表 >>
現場(chǎng)可編程門(mén)陣列(fpga)
現場(chǎng)可編程門(mén)陣列(fpga) 文章 進(jìn)入現場(chǎng)可編程門(mén)陣列(fpga)技術(shù)社區
USB2.0虛擬邏輯分析儀的設計與實(shí)現
- 引言 傳統的邏輯分析儀體積龐大、價(jià)格昂貴、通道數目有限,并且在數據采集、傳輸、存儲、顯示等方面存在諸多限制,在很大程度上影響了其在實(shí)際中的應用。選用高性能的FPGA芯片進(jìn)行數據處理,充分利用PC的強大處理功能,配合LabView圖形化語(yǔ)言開(kāi)發(fā)的虛擬邏輯分析儀,其數據處理和傳輸速率大大提高,適用性極大增強,其顯示、操作界面和低廉的成本較之傳統的邏輯分析儀具有極大的優(yōu)勢和發(fā)展前景。 工作原理 本設計選用Altera公司的Cyclone系列FPGA器件EP1C3進(jìn)行數據采集和處理,外接S
- 關(guān)鍵字: FPGA USB2.0 測量 測試 虛擬邏輯分析儀
賽靈思宣布交付性能最高的DSP平臺——VIRTEX-5 SXT FPGA
- 賽靈思宣布開(kāi)始向市場(chǎng)交付針對高性能數字信號處理(DSP)而優(yōu)化的65 nm Virtex-5 SXT現場(chǎng)可編程門(mén)陣列(FPGA)器件的首批產(chǎn)品。SXT平臺創(chuàng )造了DSP性能的行業(yè)新紀錄——550MHz下性能達352 GMAC,而且動(dòng)態(tài)功率較上一代90nm器件相比降低35%。此外,SXT平臺還是第一個(gè)集成了串行收發(fā)器的DSP優(yōu)化的FPGA產(chǎn)品系列。 通過(guò)三款可滿(mǎn)足下一代無(wú)線(xiàn)和視頻應用對超高DSP帶寬和更低系統成本要求的新器件,Virtex-5 SXT平
- 關(guān)鍵字: DSP平臺 FPGA SXT VIRTEX-5 單片機 交付性 嵌入式系統 賽靈思
一種新型數字溫度測量電路的設計及實(shí)現
- 摘 要:提出一種內嵌時(shí)鐘功能的溫度測量電路的設計方案。測溫電路利用溫度傳感器監測外界溫度的變化,通過(guò)振蕩器將溫度傳感器的阻值變化轉換為頻率信號的變化,實(shí)現模擬信號到數字信號的轉換,然后利用數字信號處理方法計算得出溫度值,實(shí)現溫度的測量。 關(guān)鍵詞:溫度傳感器 振蕩器 FPGA 用傳統的水銀或酒精溫度計來(lái)測量溫度,不僅測量時(shí)間長(cháng)、讀數不方便、而且功能單一,已經(jīng)不能滿(mǎn)足人們在數字化時(shí)代的要求。本文提出了一種新型的數字式溫度測量電路的設計方案,該方案集成了溫度測量電路和實(shí)時(shí)日歷時(shí)鐘電路。
- 關(guān)鍵字: FPGA 測量 測試 溫度傳感器 振蕩器
基于DSP與雙目CMOS攝像頭的數字圖像處理系統
- 摘 要:介紹了基于浮點(diǎn)DSP處理器與雙CMOS攝像頭的數字圖像采集處理系統,探討了系統的基本原理和設計方法,并給出了系統的實(shí)現方案。在該系統中,數據采集由兩個(gè)相互獨立的CMOS攝像頭完成,并由DSP進(jìn)行圖像處理,FPGA協(xié)同DSP完成時(shí)序邏輯控制和組合邏輯控制。處理后的圖像可以通過(guò)1394接口輸出。該系統主要由FPGA和DSP實(shí)現,設計靈活,具有很強的重構性。 關(guān)鍵詞:圖像 圖像處理 DSP FPGA IEEE1394 傳統的數字圖像處理通常
- 關(guān)鍵字: DSP FPGA IEEE1394 單片機 嵌入式系統 圖像 圖像處理 消費電子 消費電子
G.726語(yǔ)音編解碼器在SoPC中的實(shí)現
- 摘 要:在對G.726語(yǔ)音編解碼標準分析的基礎上給出了基于FPGA的DSP設計流程,利用MATLAB/Simulink、DSP Builder和SOPC Builder工具設計了G.726語(yǔ)音編解碼器,通過(guò)仿真實(shí)驗驗證了所設計的編解碼器模型的正確性,實(shí)現了編解碼器在SoPC系統中的綜合。 關(guān)鍵詞:ADPCM MATLAB/Simulink DSP Builder FPGA SoPC G.726是ITU前身CCITT于1990年在G.721和G.723標準的基礎上提出的關(guān)于把64kbps非線(xiàn)性PCM信號
- 關(guān)鍵字: ADPCM Builder DSP FPGA MATLAB/Simulink SoPC 消費電子 消費電子
基于FPGA的IPV6數據包的拆裝實(shí)現
- 基于FPGA的IPV6數據包的拆裝實(shí)現 王志遠, 杜詩(shī)武, 曲 晶(信息工程學(xué)院 信息技術(shù)研究所,河南 鄭州 450002) 摘 要:介紹了一種運用FPGA將IPV6數據包的包頭和數據部分分離并重新封裝的方法。利用該方法,可以使IPV6數據包的拆裝處理速度達到2Gbit/s以上。 關(guān)鍵詞:FPGA IPV6數據包 拆裝 FIFO 筆者在參與國家“863”重大專(zhuān)題項目“高速密碼芯片及驗證平臺系統”的過(guò)程中,遇到了將IPV6數據包的包頭和數據部分拆開(kāi),然后把數據部分送密碼芯片進(jìn)行加
- 關(guān)鍵字: FIFO FPGA IPV6數據包 拆裝
基于DSP和FPGA的ARINC429機載總線(xiàn)接口板的硬件設計
- 基于DSP和FPGA的ARINC429機載總線(xiàn)接口板的硬件設計 西安交通大學(xué)電子與信息工程學(xué)院(710049) 種稚萌 王 亮 韓崇昭 李 峰 摘 要:介紹了民用飛機機載數據總線(xiàn)ARINC429的硬件接口板,該接口板采用DSP和FPGA實(shí)現四路ARINC429信號收發(fā)通道,使整個(gè)系統的處理速度大大提高。 關(guān)鍵詞:ARINC429總線(xiàn) DSP FPGA 機載數據總線(xiàn) ARINC429在當代的運輸機和相當數量的民航客機 (如A310、A300、A600、B757、B767)中有著(zhù)廣
- 關(guān)鍵字: ARINC429總線(xiàn) DSP FPGA
基于FPGA實(shí)現FIR濾波器的研究
- 基于FPGA實(shí)現FIR濾波器的研究 武漢大學(xué)電氣工程學(xué)院(430072) 郭曉宇 潘 登 楊同中 摘 要:針對在FPGA中實(shí)現FIR濾波器的關(guān)鍵——乘法運算的高效實(shí)現進(jìn)行了研究,給出了將乘法化為查表的DA算法,并采用這一算法設計了FIR濾波器。通過(guò)FPGA仿真驗證,證明了這一方法是可行和高效的,其實(shí)現的濾波器的性能優(yōu)于用DSP和傳統方法實(shí)現的FIR濾波器。最后介紹了整數的CSD表示和還處于研究階段的根據FPGA實(shí)現的要求改進(jìn)的最優(yōu)表示。 關(guān)鍵詞:FPGA DA FIR濾波器 CSD
- 關(guān)鍵字: CSD DA FIR濾波器 FPGA
內嵌ARM核的FPGA芯片EPXA10及其在圖像驅動(dòng)和處理方面的應用
- 內嵌ARM核的FPGA芯片EPXA10及其在圖像驅動(dòng)和處理方面的應用 北京航空航天大學(xué)自動(dòng)化科學(xué)與電氣工程學(xué)院(100083) 尹 娜 江 潔 張廣軍 摘 要:介紹了內嵌 ARM核的FPGA芯片EPXA10的主要功能特點(diǎn)、內部結構及工作方式,通過(guò)其在圖像驅動(dòng)和處理方面的應用,體現了EPXA10邏輯控制實(shí)現簡(jiǎn)單、對大量數據做簡(jiǎn)單處理速度快以及軟件編程靈活的特點(diǎn)。 關(guān)鍵詞:ARM FPGA EPXA10 圖像驅動(dòng) 圖像處理 隨著(zhù)亞微米技術(shù)的發(fā)展,FPGA芯片密度不斷增加,并以強大的
- 關(guān)鍵字: ARM EPXA10 FPGA 圖像處理 圖像驅動(dòng)
高速數字串行加法器及其應用
- 高速數字串行加法器及其應用 深圳南山區科技園中興通訊IC開(kāi)發(fā)一部(518057) 鐘信潮上海盛立亞光網(wǎng)絡(luò )系統有限公司 薛小剛深圳南山區科技園中興通訊3G開(kāi)發(fā)(518057) 王 誠 摘 要:與傳統加法器相比,數字串行加法器具有工作頻率高、占用資源少、設計靈活等優(yōu)點(diǎn)。介紹了數字串行加法器的原理,說(shuō)明了該加法器在FPGA上的實(shí)現要點(diǎn)及其在匹配濾波器設計中的應用。 關(guān)鍵詞:加法器 位并行 數字串行 FPGA 匹配濾波器 與傳統DSP相比,定制DSP具有速度更高、設計靈活、易于更改
- 關(guān)鍵字: FPGA 加法器 匹配濾波器 數字串行 位并行
利用Virtex-5 FPGA實(shí)現更高的性能
- 在FPGA系統設計中,要達到性能最大化需要平衡具有混合性能效率的元器件,包括邏輯構造(fabric)、片上存儲器、DSP和I/O帶寬。在本文中,我將向你解釋怎樣能在追求更高系統級性能的過(guò)程中受益于Xilinx® 的Virtex™-5 FPGA構建模塊,特別是新的ExpressFabric™技術(shù)。以針對邏輯和算術(shù)功能的量化預期性能改進(jìn)為例,我將探究ExpressFabric架構的主要功能?;趯?shí)際客戶(hù)設計的基準將說(shuō)明Virtex-5ExpressFabric技術(shù)性能平均比前一
- 關(guān)鍵字: FPGA Virtex-5 單片機 嵌入式系統
利用Xilinx Platform Studio工具套件,快速、便捷地生成 BSP
- 具有嵌入式處理器的 平臺 FPGA 為您提供前所未有的靈活性、集成度和高性能。目前,在單個(gè)可編程邏輯設備中開(kāi)發(fā)極其復雜且高度定制化的嵌入式系統已成為可能。 隨著(zhù)芯片性能的不斷增加,如何使設計方法始終高效、多產(chǎn),成為人們面臨的主要挑戰。嵌入式系統開(kāi)發(fā)的關(guān)鍵活動(dòng)之一是開(kāi)發(fā)板支持包 (BSP)。利用 BSP,可以使嵌入式軟件應用程序成功地初始化,并與連接到處理器的硬件資源進(jìn)行通信。典型的 BSP 組件包括引導代碼、設備驅動(dòng)程序代碼和
- 關(guān)鍵字: FPGA PowerPC 處理器的Virtex 單片機 嵌入式系統
實(shí)現直接數字頻率合成器的三種技術(shù)方案
- 摘 要:討論了DDS的工作原理及性能特點(diǎn),介紹了目前實(shí)現DDS常用的三種技術(shù)方案,并對各方案的特點(diǎn)作了簡(jiǎn)單的說(shuō)明。 關(guān)鍵詞:直接數字頻率合成器 相位累加器 信號源 現場(chǎng)可編程門(mén)陣列 1971年,美國學(xué)者J.Tierney等人撰寫(xiě)的"A Digital Frequency Synthesizer"一文首次提出了以全數字技術(shù),從相位概念出發(fā)直接合成所需波形的一種新的頻率合成原理。限于當時(shí)的技術(shù)和器件水平,它的性能指
- 關(guān)鍵字: 現場(chǎng)可編程門(mén)陣列 相位累加器 信號源 直接數字頻率合成器
基于矢量控制的高性能異步電機速度控制器的設計
- 摘 要:由于異步電機的矢量控制算法比較復雜,要達到高性能的目的,必須利用雙DSP,使其系統的整體性?xún)r(jià)比下降。為解決這一問(wèn)題,本文利用現場(chǎng)可編程門(mén)陣列(FPGA),設計一種智能控制器來(lái)完成一系列復雜控制算法,實(shí)現了異步電機矢量控制速度控制器的專(zhuān)用集成電路。該電路對研制具有自主知識產(chǎn)權的矢量控制異步電機變頻調速專(zhuān)用芯片有著(zhù)十分重要的意義。 關(guān)鍵詞:異步電機 矢量控制 現場(chǎng)可編程門(mén)陣列 智能控制器 控制算法 可靠性和實(shí)時(shí)性是對控制系統的
- 關(guān)鍵字: 單片集成 控制算法 矢量控制 現場(chǎng)可編程門(mén)陣列 異步電機 智能控制器
現場(chǎng)可編程門(mén)陣列(fpga)介紹
您好,目前還沒(méi)有人創(chuàng )建詞條現場(chǎng)可編程門(mén)陣列(fpga)!
歡迎您創(chuàng )建該詞條,闡述對現場(chǎng)可編程門(mén)陣列(fpga)的理解,并與今后在此搜索現場(chǎng)可編程門(mén)陣列(fpga)的朋友們分享。 創(chuàng )建詞條
歡迎您創(chuàng )建該詞條,闡述對現場(chǎng)可編程門(mén)陣列(fpga)的理解,并與今后在此搜索現場(chǎng)可編程門(mén)陣列(fpga)的朋友們分享。 創(chuàng )建詞條
熱門(mén)主題
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì )員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
