<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> (synopsys)

Synopsys發(fā)起的“IP Accelerated”計劃重新定義了IP供應商范式

  •   為加速芯片和電子系統創(chuàng )新而提供軟件、知識產(chǎn)權(IP)及服務(wù)的全球性領(lǐng)先供應商新思科技公司(Synopsys, Inc.,納斯達克股票市場(chǎng)代碼:SNPS)日前宣布:推出其名為“IP Accelerated”的IP加速計劃,以幫助設計師顯著(zhù)地減少在其系統級芯片(SoC)中集成IP所需的時(shí)間和工作量。該計劃擴展了Synopsys已有的、多樣化的、已流片驗證過(guò)的DesignWare? IP產(chǎn)品組合,增加了全新的IP Prototyping Kits原型設計套件、IP Virtual Development K
  • 關(guān)鍵字: Synopsys  IP  SoC  

看寡頭競爭時(shí)代EDA公司的發(fā)展道路

  •  工欲善其事,必先利其器。EDA公司提供的設計工具就是這個(gè)“器”。消費者往往只見(jiàn)產(chǎn)品,不見(jiàn)默默無(wú)聞之器。但默默之下,其實(shí)暗流洶涌,EDA工具的世界在長(cháng)期市場(chǎng)淘汰之下,已經(jīng)形成寡頭時(shí)代。EDA技術(shù)非常復雜,需要涉及到方方面面的技術(shù),并且要做到積累和各種技術(shù)之間有效的銜接融合。在寡頭競爭局面下,EDA公司又當如何整合技術(shù)資源,獲得新的發(fā)展動(dòng)力呢?
  • 關(guān)鍵字: Synopsys  EDA  

Synopsys全新已流片DesignWare USB 3.0和USB 2.0 femtoPHY IP將面積縮小高達50%

  •   為加速芯片和電子系統創(chuàng )新而提供軟件、知識產(chǎn)權(IP)及服務(wù)的全球性領(lǐng)先供應商新思科技公司(Synopsys, Inc.,納斯達克股票市場(chǎng)代碼:SNPS)今日宣布:通過(guò)推出全新的DesignWare?USB femtoPHY系列IP,已將USB PHY的實(shí)現面積縮小多達50%;從而可在28nm和14/16nmFinFET工藝節點(diǎn)上,將USB PHY設計的片芯占用面積和成本降至最低。采用28nm和14nm FinFET硅工藝的DesignWare USB femtoPHY已展示出穩固的性能,使設計
  • 關(guān)鍵字: Synopsys  USB PHY  SoC  

2013全球五大半導體IP供應商:ARM榮登榜首 Intel被拉下馬

  • 4月末,市場(chǎng)研究機構 Gartner根據最新統計數據發(fā)布了2013年全球十大半導體IP供應商排行榜,從發(fā)布情況來(lái)看,ARM市占率為高達43.2%,依然是當之無(wú)愧的龍頭,而排名第二的Synopsys 與排名第三的Imagination Technologies ,市占率分別為13.9%與9%。從這些數據來(lái)看,ARM的市占有率幾乎為第二名和第三名的總和的2倍?,F在就跟著(zhù)筆者一起來(lái)盤(pán)點(diǎn)一下前五名半導體IP供應商! ? 1、ARM ARM Holdings 是全球領(lǐng)先的半導體知識產(chǎn)權 (IP) 提
  • 關(guān)鍵字: ARM  Synopsys  

華中科技大學(xué)與Synopsys攜手建立ARC處理器聯(lián)合培訓中心

  •   為加速芯片和電子系統創(chuàng )新而提供軟件、知識產(chǎn)權(IP)及服務(wù)的全球領(lǐng)先供應商新思科技公司日前宣布:Synopsys和華中科技大學(xué)達成合作協(xié)議,雙方攜手建立“華中科技大學(xué)---Synopsys?ARC處理器聯(lián)合培訓中心”。該培訓中心是Synopsys繼與中國科學(xué)院、東南大學(xué)等多家高校合作的聯(lián)合中心之后,在華中地區開(kāi)設的又一間面向全球最新處理器技術(shù)的培訓中心。Synopsys將與華中科技大學(xué)光學(xué)與電子信息學(xué)院一起,在課程設置與開(kāi)發(fā)、定向培養、師資培訓等方面展開(kāi)合作,為學(xué)院的在校學(xué)生和Synopsy
  • 關(guān)鍵字: Synopsys  ARC  華中科技大學(xué)  SoC  

IC設計業(yè)年度盛會(huì )——SNUG 2014將于五月開(kāi)幕

  •   為加速芯片和電子系統創(chuàng )新而提供軟件、知識產(chǎn)權(IP)及服務(wù)的全球性領(lǐng)先供應商新思科技公司日前宣布:深受中國集成電路設計業(yè)者廣泛歡迎的Synopsys用戶(hù)大會(huì )暨技術(shù)研討會(huì )(SNUG)中國站將再次在五月在國內三地巡回舉行,此項聚焦“先進(jìn)工藝技術(shù)”和“IC生態(tài)系統”年度主題大型活動(dòng),預計將吸引超過(guò)1200名Synopsys用戶(hù)和IC設計從業(yè)者積極參與,屆時(shí)將為中國工程師開(kāi)設一場(chǎng)集創(chuàng )新趨勢、熱點(diǎn)技術(shù)、成功經(jīng)驗交流分享于一體的技術(shù)盛會(huì )。感興趣的工程師可聯(lián)絡(luò )Synopsys在中國的各間辦公室,報名參加將在5月16
  • 關(guān)鍵字: IC  SNUG  Synopsys  

Synopsys IC Compiler II改變設計游戲規則后端物理設計吞吐量提高10倍

  •   亮點(diǎn):  設計規劃速度提升了10倍,實(shí)現速度提升了5倍,容量提升了2倍?–?它們共同使吞吐量加速了10倍  構建于全新的可擴展基礎架構、時(shí)序和解析優(yōu)化引擎之上  已經(jīng)在成熟和新興的技術(shù)節點(diǎn)上成功生產(chǎn)流片  為加速芯片和電子系統創(chuàng )新而提供軟件、知識產(chǎn)權(IP)及服務(wù)的全球性領(lǐng)先供應商新思科技公司日前宣布:正式推出將導致游戲規則發(fā)生改變的IC?Compiler?II,它是當前領(lǐng)先業(yè)界的布局和布線(xiàn)解決方案IC?Compiler?的繼任產(chǎn)品,可用于基于成熟和新
  • 關(guān)鍵字: Synopsys  IC  global-analytical    

Synopsys IC Compiler II改變設計游戲規則后端物理設計吞吐量提高10倍

  •   亮點(diǎn):  設計規劃速度提升了10倍,實(shí)現速度提升了5倍,容量提升了2倍?–?它們共同使吞吐量加速了10倍  構建于全新的可擴展基礎架構、時(shí)序和解析優(yōu)化引擎之上  已經(jīng)在成熟和新興的技術(shù)節點(diǎn)上成功生產(chǎn)流片  為加速芯片和電子系統創(chuàng )新而提供軟件、知識產(chǎn)權(IP)及服務(wù)的全球性領(lǐng)先供應商新思科技公司日前宣布:正式推出將導致游戲規則發(fā)生改變的IC?Compiler?II,它是當前領(lǐng)先業(yè)界的布局和布線(xiàn)解決方案IC?Compiler?的繼任產(chǎn)品,可用于基于成熟和新
  • 關(guān)鍵字: Synopsys  IC  RTL  

Synopsys發(fā)布Verification Compiler驗證編譯器使產(chǎn)能提升3倍

  •   亮點(diǎn):  ·?包括靜態(tài)和形式驗證的新一代驗證技術(shù),使性能提升了5倍  ·?將仿真、靜態(tài)和形式驗證,驗證IP(VIP)、調試以及覆蓋率技術(shù)完整地集成到同一個(gè)產(chǎn)品中,提高了性能和產(chǎn)能  ·?建在易于使用的Verdi3?調試平臺上全新的、先進(jìn)的SoC調試功能提高了調試效率  ·?完整的低功耗驗證功能,擁有自帶的低功耗仿真、X-傳遞(X-propagation)仿真、新一代低功耗靜態(tài)校驗以及低功耗形式驗證  ·?將ARM??AMBA??4&
  • 關(guān)鍵字: Synopsys  SoC  ARM  DSP  Verdi3  

Synopsys推出業(yè)界最快的仿真系統

  •   亮點(diǎn):  ·?高性能仿真系統——將過(guò)去數以天計系統級測試時(shí)間縮短為數小時(shí)  ·?帶有完整信號可視性和集成Verdi3??系統的綜合調試功能  ·?先進(jìn)的使用模式,包括電源管理驗證以及帶有虛擬原型技術(shù)的混合仿真,支持架構優(yōu)化和軟件開(kāi)發(fā)  ·?可降低總體擁有成本的先進(jìn)架構  ·?最高的容量——可擴展至三十億門(mén)  為加速芯片和電子系統創(chuàng )新而提供軟件、知識產(chǎn)權(IP)及服務(wù)的全球性領(lǐng)先供應商新思科技公司日前宣布:推出業(yè)界最快的仿真系統ZeBu?&nb
  • 關(guān)鍵字: Synopsys  SoC  ZeBu  CPU  

Synopsys多協(xié)議DesignWare Enterprise 12G PHY IP

  •   新思科技公司(Synopsys, Inc)日前宣布:其多協(xié)議DesignWare? Enterprise 12G PHY IP正式上市,該物理層知識產(chǎn)權(PHY IP)將使多樣化的高端網(wǎng)絡(luò )和計算應用在功耗降低的同時(shí)提升了性能。DesignWare Enterprise 12G PHY是專(zhuān)門(mén)為應對設計師們所面臨的不斷增長(cháng)的性能/功耗平衡挑戰而設計,它使設計師能夠輕松地將各種企業(yè)級通信協(xié)議集成到他們的系統級芯片(SoC)上,包括PCI Express 3.0、SATA 6G、10GBASE-KR、10GB
  • 關(guān)鍵字: Synopsys  DesignWare  

三五年后,IC驗證的標準化平臺或出現

  • “大部分IC設計團隊的設計流程看起來(lái)都差不多,但是每家的驗證團隊都不一樣。有人做硬件仿真,有的做調試(debug),有人做軟件仿真,有人做軟硬協(xié)同件……。沒(méi)有一個(gè)共同的模式?!?/li>
  • 關(guān)鍵字: Synopsys  SPICE  201401  

Synopsys力挺臺積電16納米FinFET

  •   全球IC矽智財供應商新思科技(Synopsys)力挺臺積電的16納米FinFET(鰭式場(chǎng)效晶體管),全力協(xié)助臺積電加入導入這項新制程量產(chǎn)行列。   新思科技是「臺積電大同盟」成員之一,昨天也宣布獲臺積電頒發(fā)開(kāi)放創(chuàng )創(chuàng )新平臺(OIP)「2013年度最佳伙伴獎」,以表彰對臺積電先進(jìn)制程的貢獻。   臺積電16納米FinFET制程,是對抗英特爾及三星等勁敵的重要技術(shù),臺積電將以大同盟的陣營(yíng),聯(lián)合IP、自動(dòng)化工具、設備及芯片設計業(yè)的力量應戰。臺積電16納米預定明年第4季試產(chǎn),2015年第1季量產(chǎn)。
  • 關(guān)鍵字: Synopsys  FinFET  

使用先進(jìn)技術(shù)來(lái)加速SoC驗證

  • 摘要:近年來(lái),由于設計復雜度的增長(cháng),對于驗證提出了更高的要求。驗證環(huán)境變得越來(lái)越大,越來(lái)越復雜,設計和驗證的雙重壓力導致仿真變得越來(lái)越慢。所有驗證/仿真的速度已經(jīng)成為當前SOC設計進(jìn)程中的重大挑戰。
  • 關(guān)鍵字: SoC  Synopsys  GPU  VCS  仿真  201312  

Synopsys推出DesignWare ARC HS處理器

  •   專(zhuān)為最高DMIPS/mm2和DMIPS/milliwatt而優(yōu)化的全新高性能效率設計   為加速芯片和電子系統創(chuàng )新而提供軟件、知識產(chǎn)權(IP)及服務(wù)的全球性領(lǐng)先供應商新思科技公司(Synopsys, Inc., 納斯達克股票市場(chǎng)代碼:SNPS)日前宣布:其全新DesignWare? ARC? HS處理器系列的首批產(chǎn)品現已開(kāi)始供貨。該批32位ARC HS34和HS36處理器是迄今為止性能最高的ARC處理器內核,在采用典型的28納米(nm)硅工藝時(shí),可提供高達2.2GHz 的速度和1.9 DMIPS
  • 關(guān)鍵字: Synopsys  處理器  
共174條 6/12 |‹ « 3 4 5 6 7 8 9 10 11 12 »
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>