EEPW首頁(yè) >>
主題列表 >>
designware
designware 文章 進(jìn)入designware技術(shù)社區
新思科技與GF合作為12LP+FinFET解決方案開(kāi)發(fā)DesignWare IP產(chǎn)品組合
- 要點(diǎn): 用于GF 12LP+解決方案的DesignWare IP核產(chǎn)品組合包括USB4、PCIe 5.0、Die-to-Die HBI和112G USR/XSR、112G Ethernet、DDR5、LPDDR5、MIPI、OTP NVM等 兩家公司之間的長(cháng)期合作已成功實(shí)現了DesignWare IP核從180納米到12納米的開(kāi)發(fā),可應用于廣泛領(lǐng)域新思科技(Synopsys, Inc.,納斯達克股票代碼:SNPS)今日宣布與GLOBALFOUNDRIES?(GF?)開(kāi)展合作,開(kāi)發(fā)用于G
- 關(guān)鍵字: 新思科技 12LP+FinFET DesignWare IP
NVIDIA選用新思科技經(jīng)驗證DesignWare DDR IP核
- 重點(diǎn):高質(zhì)量DesignWare DDR PHY IP核為NVIDIA提供無(wú)與倫比的性能、延遲和電源效率DDR PHY支持DDR5/4的每個(gè)通道多個(gè)DIMM,滿(mǎn)足NVIDIA的網(wǎng)絡(luò )數據速率和內存容量要求基于固件的現場(chǎng)可升級訓練可提高通道的穩定性和可靠性,并且有助于算法更新,從而降低采用新內存協(xié)議的風(fēng)險新思科技(Synopsys, Inc.)近日宣布,NVIDIA的網(wǎng)絡(luò )業(yè)務(wù)部門(mén)Mellanox將采用經(jīng)驗證的DesignWare? DDR5/4 PHY IP核,以滿(mǎn)足其針對高性能計算和人工智能應用的Infin
- 關(guān)鍵字: 云計算 NVIDIA 新思科技 DesignWare DDR IP核
新思科技VCS被Graphcore采用
- 新思科技宣布,Graphcore采用新思科技基于Verdi?調試的VCS?仿真解決方案,驗證其最近推出Colossus? GC200智能處理單元(IPU),該產(chǎn)品足以改變行業(yè)游戲規則。Graphcore的第二代IPU是有史以來(lái)最復雜的微處理器,擁用594億個(gè)晶體管和1472個(gè)獨立處理器內核。新思科技VCS讓Graphcore能夠為其大規模平行IPU設計,特別針對機器智能(machine intelligence)工作負載,顯著(zhù)提高仿真吞吐量。Graphcore芯片業(yè)務(wù)副總裁Phi
- 關(guān)鍵字: Tenstorrent 新思科技 DesignWare IP AI
Tenstorrent采用新思科技的廣泛DesignWare IP組合
- 重點(diǎn):Tenstorrent采用DesignWare PCI Express 4.0、ARC HS48處理器和LPDDR4 IP,一次性完成其Graysull 人工智能(AI)處理器芯片的硅晶設計PCI Express 4.0控制器與PHY IP達到最高x16鏈接寬度,可處理超過(guò)36dB的信道損耗,提供低延遲和高吞吐量連接采用超標量架構的四核ARC HS48處理器IP提供卓越的節能性能和可擴展性低延遲LPDDR4控制器IP提供內存電源狀態(tài)的自動(dòng)優(yōu)化,以實(shí)現低功耗以及高可靠性的高級RAS功能新思科技(Syn
- 關(guān)鍵字: Tenstorrent 新思科技 DesignWare IP AI
瓴盛科技選用新思科技DesignWare IP核加速新一代SoC開(kāi)發(fā)
- 摘要瓴盛科技采用新思科技廣泛的DesignWare IP核組合來(lái)降低風(fēng)險并加快新一代移動(dòng)芯片組上市用于USB、MIPI和DDR的高品質(zhì)DesignWare IP已幫助億萬(wàn)片上系統實(shí)現量產(chǎn)雙方的長(cháng)期合作助力瓴盛科技的SoC設計一次性流片成功和量產(chǎn)新思科技(Synopsys, Inc.,納斯達克股票代碼:SNPS)今天宣布瓴盛科技(JLQ Technology Co., Ltd.)已經(jīng)選用新思科技DesignWare? Interface IP核來(lái)加速其面向一系列應用的新一代高性能、低功耗SoC芯片的開(kāi)發(fā)。瓴
- 關(guān)鍵字: 瓴盛科技 新思科技 DesignWare IP SoC
Synopsys推出帶有DisplayPort 1.3和HDCP 2.2的USB 3.1 Type-C IP產(chǎn)品以支持高帶寬數據傳輸和內容保護
- 新思科技(Synopsys, Inc.)日前宣布:推出全新的DesignWare? USB-C 3.1/DisplayPort 1.3知識產(chǎn)權(IP)解決方案,該解決方案集成了USB Type-C?(USB-C?)、SuperSpeed USB 10 Gbps(USB 3.1 Gen 2)和DisplayPort 1.3接口,以及帶有高帶寬數字內容保護(HDCP)2.2 I
- 關(guān)鍵字: Synopsys DesignWare
Synopsys將用于Grade 0汽車(chē)應用的DesignWare NVM IP面積縮小75%
- 加速芯片和電子系統創(chuàng )新而提供軟件、知識產(chǎn)權(IP)及服務(wù)的全球性領(lǐng)先供應商新思科技公司(Synopsys, Inc.,納斯達克股票市場(chǎng)代碼:SNPS)日前宣布:其用于高壓工藝的DesignWare AEON Trim NVM IP開(kāi)始供貨。與其它的NVM IP解決方案相比,該款全新的IP將面積縮小達75%,同時(shí)有助于降低汽車(chē)IC的成本和尺寸。該IP可用于標準的180納米5V CMOS和BCD工藝,而不需要額外的光罩或工藝步驟。DesignWare NVM IP支持Grade 0汽車(chē)應用所需要的寬溫度范圍,
- 關(guān)鍵字: Synopsys DesignWare AEC-Q100
Synopsys多協(xié)議DesignWare Enterprise 12G PHY IP
- 新思科技公司(Synopsys, Inc)日前宣布:其多協(xié)議DesignWare? Enterprise 12G PHY IP正式上市,該物理層知識產(chǎn)權(PHY IP)將使多樣化的高端網(wǎng)絡(luò )和計算應用在功耗降低的同時(shí)提升了性能。DesignWare Enterprise 12G PHY是專(zhuān)門(mén)為應對設計師們所面臨的不斷增長(cháng)的性能/功耗平衡挑戰而設計,它使設計師能夠輕松地將各種企業(yè)級通信協(xié)議集成到他們的系統級芯片(SoC)上,包括PCI Express 3.0、SATA 6G、10GBASE-KR、10GB
- 關(guān)鍵字: Synopsys DesignWare
新思科技28納米DesignWare IP贏(yíng)得第100項設計
- 全球領(lǐng)先的電子器件和系統設計、驗證和制造軟件及知識產(chǎn)權(IP)供應商新思科技公司(Synopsys, Inc., 納斯達克股票市場(chǎng)代碼:SNPS)日前宣布: 該公司針對多家領(lǐng)先的晶圓代工廠(chǎng)優(yōu)化的28納米工藝DesignWare IP已贏(yíng)得第100項設計。其經(jīng)過(guò)芯片生產(chǎn)驗證的28納米產(chǎn)品組合由多種廣泛使用的IP組成,包括用于USB、PCI Express、SATA、HDMI、DDR、MIPI的數?;旌夏K,以及數據轉換器、音頻編解碼器、嵌入式存儲器和邏輯庫,其中已有數千萬(wàn)芯片單元在客戶(hù)產(chǎn)品中使用。Syn
- 關(guān)鍵字: Synopsys DesignWare
新思科技為創(chuàng )意電子達成首次流片就試產(chǎn)成功的成果
- 全球半導體設計、驗證及制造軟件暨IP領(lǐng)導廠(chǎng)商新思科技(Synopsys)今日宣布,利用新思科技完整的DesignWare® SATA IP解決方案,包含控制器、實(shí)體層以及驗證IP,使創(chuàng )意電子(Global Unichip Corp.) 之GP5080固態(tài)硬盤(pán)系統單芯片第一次流片就試產(chǎn)成功之成果。 系統單芯片設計代工服務(wù)的龍頭企業(yè)創(chuàng )意電子,肯定了新思科技的DesignWare SATA IP在品質(zhì)、功耗、性能和功能集上的卓越性。對創(chuàng )意電子來(lái)說(shuō)SATA的互通性是一個(gè)關(guān)鍵的需求,而新思科技是唯
- 關(guān)鍵字: Synopsys DesignWare IP
新思科技與中芯國際推出DesignWare USB 2.0 nanoPHY
- 全球半導體設計制造軟件和知識產(chǎn)權領(lǐng)先企業(yè)新思科技有限公司和全球領(lǐng)先的半導體制造商中芯國際集成電路有限公司今天宣布開(kāi)始提供用于中芯國際65納米(nanometer)低漏電(Low Leakage)工藝技術(shù)的新思科技經(jīng)硅驗證的和獲得USB標志認證的DesignWare® USB 2.0 nanoPHY知識產(chǎn)權(IP)。作為一家提供包括控制器、PHY和驗證IP等USB2.0接口完整IP解決方案的領(lǐng)先供應商,新思科技繼續致力于通過(guò)提供高品質(zhì)IP助力設計人員降低集成風(fēng)險,這些IP具備了驗證過(guò)的互操作性,
- 關(guān)鍵字: Synopsys IP 65納米 DesignWare
共11條 1/1 1 |
designware介紹
您好,目前還沒(méi)有人創(chuàng )建詞條designware!
歡迎您創(chuàng )建該詞條,闡述對designware的理解,并與今后在此搜索designware的朋友們分享。 創(chuàng )建詞條
歡迎您創(chuàng )建該詞條,闡述對designware的理解,并與今后在此搜索designware的朋友們分享。 創(chuàng )建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì )員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
