<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 新品快遞 > Synopsys多協(xié)議DesignWare Enterprise 12G PHY IP

Synopsys多協(xié)議DesignWare Enterprise 12G PHY IP

作者: 時(shí)間:2014-02-25 來(lái)源:EEPW 收藏

  新思科技公司(, Inc)日前宣布:其多協(xié)議® Enterprise 12G PHY IP正式上市,該物理層知識產(chǎn)權(PHY IP)將使多樣化的高端網(wǎng)絡(luò )和計算應用在功耗降低的同時(shí)提升了性能。 Enterprise 12G PHY是專(zhuān)門(mén)為應對設計師們所面臨的不斷增長(cháng)的性能/功耗平衡挑戰而設計,它使設計師能夠輕松地將各種企業(yè)級通信協(xié)議集成到他們的系統級芯片(SoC)上,包括PCI Express 3.0、SATA 6G、10GBASE-KR、10GBASE-KX4 (XAUI)、1000BASE-KX、CEI-6G/11G、SGMII、QSGMII、SFF-8431、CPRI、OBSAI和JESD204B等,,而使這些SoC具有比競爭性解決方案更高的性能同時(shí)功耗降低多達20%。

本文引用地址:http://dyxdggzs.com/article/233792.htm

   Enterprise 12G PHY包括架構性的創(chuàng )新,以明顯地降低企業(yè)應用SoC的功耗。這種高性能模擬前端集成了在工作和待機兩種運行模式中的省電功能。該混合發(fā)送驅動(dòng)器支持低功耗電壓模式和高擺幅電流模式,以及其它的可降低功耗的特性,如在驅動(dòng)和決策反饋均衡(DFE)旁路模式下的L1子狀態(tài)、可選的I/ O電源。

  高性能的DesignWare Enterprise 12G PHY支持從芯片到芯片、背板和端口側接口來(lái)確保復雜的系統集成。靈活的時(shí)鐘倍增器單元(CMU)包括多個(gè)鎖相環(huán)(PLL),以便在包括老式系統這樣要求最嚴苛的應用中,穿過(guò)長(cháng)而有損耗的背板傳輸從1.25 Gbps到12.5 Gbps的高質(zhì)量數據。該模擬前端包括5級DFE(5-tap DFE)、連續時(shí)間線(xiàn)性均衡(CTLE)和前饋均衡(FFE),并帶有先進(jìn)的算法用于啟動(dòng)和任務(wù)模式適應,以在高吞吐量通信通道中提升信號完整性。其帶有諸如參考時(shí)鐘轉發(fā)和PCI Express聚集及二分等先進(jìn)功能的多通道架構,為設計師提供了一種用于各種高速SoC的靈活的、可擴展的PHY IP解決方案。

  “作為一家加入PCI-SIG超過(guò)10年的成員,在開(kāi)發(fā)PCIe 技術(shù)方面已經(jīng)扮演了一種重要的角色,”PCI-SIG主席兼總裁Al Yanes表示:“其對PCIe 3.0架構的支持有助于使PCI Express生態(tài)系統的不斷成功。”

  “根據數據中心和云處計算的最新趨勢,在諸如軟件定義聯(lián)網(wǎng)和低功耗微服務(wù)器中,系統架構師正越來(lái)越多地在單個(gè)SoC中實(shí)現多個(gè)高帶寬通訊協(xié)議,”公司IP和系統市場(chǎng)副總裁John Koeter評論道:“通過(guò)在我們多樣化的數據中心IP產(chǎn)品組合中增加DesignWare Enterprise 12G PHY IP,我們能夠幫助設計師更好地處理全新云計算架構中的性能和功耗問(wèn)題。”

  供貨

  采用28納米工藝技術(shù)的DesignWare Enterprise 12G PHY IP已經(jīng)開(kāi)始供貨,采用14/16納米FinFET工藝技術(shù)的IP正在開(kāi)發(fā)。Synopsys面向數據中心的DesignWare IP產(chǎn)品組合還包括用于40G/10G/1G以太網(wǎng)、DDR4/3、PCI Express 3.0/2.0、USB 3.0/2.0、SATA 6G和ARM® AMBA® AXI4™和 AMBA 3連接器的解決方案,邏輯庫與嵌入式存儲器;以及Synopsys ARC®處理器,上述所有的產(chǎn)品現在都已可供貨。

  新思科技(Synopsys)是一家為各種SoC設計提供高質(zhì)量并經(jīng)硅驗證IP解決方案的領(lǐng)先供應商,其豐富的DesignWare IP產(chǎn)品系列包括完整的接口IP解決方案,如支持多個(gè)廣泛應用的協(xié)議的控制器、物理層IP(PHY)和驗證IP,模擬IP,各種嵌入式存儲器,邏輯庫,處理器內核和子系統。為了支持軟件開(kāi)發(fā)及IP的軟硬件集成,Synopsys還為其多種IP產(chǎn)品提供驅動(dòng)器、事務(wù)級模型和原型。Synopsys的 HAPS®基于FPGA的原型解決方案支持在系統環(huán)境中驗證IP和SoC。Synopsys的Virtualizer虛擬原型工具箱使開(kāi)發(fā)人員能夠比傳統方法提前很多就開(kāi)始為IP或者整個(gè)SoC開(kāi)發(fā)軟件。憑借一種穩健的IP開(kāi)發(fā)方法學(xué),以及在質(zhì)量、IP原型、軟件開(kāi)發(fā)及綜合性技術(shù)支持等領(lǐng)域內的大力投入,Synopsys使設計師能夠加快產(chǎn)品的上市并減小集成風(fēng)險。

 

路由器相關(guān)文章:路由器工作原理


路由器相關(guān)文章:路由器工作原理


鎖相環(huán)相關(guān)文章:鎖相環(huán)原理


關(guān)鍵詞: Synopsys DesignWare

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>