Sondrel采用微捷碼Titan芯片完工修整產(chǎn)品
美國加州圣荷塞 2009年3月5日– 芯片設計解決方案供應商微捷碼(Magma®)設計自動(dòng)化有限公司(納斯達克代碼:LAVA)日前宣布,歐洲領(lǐng)先的物理實(shí)現設計咨詢(xún)公司Sondrel公司已采用了Titan™芯片完工修整(Chip Finishing)產(chǎn)品。Sondrel是在對Titan的高度自動(dòng)化流程以及與Talus®數字實(shí)現和Quartz™ DRC物理驗證產(chǎn)品的集成性進(jìn)行廣泛評估,證明其可在易于使用和可重復流程中縮短設計周期并提供更好的結果質(zhì)量(QoR)后才決定采用這款微捷碼軟件。
本文引用地址:http://dyxdggzs.com/article/92131.htm采用常規工具,DRC和DFM清理、納入最后一分鐘的工程變更單(ECO)和添加制造數據等芯片集成任務(wù)都是需手工完成的重復性步驟?;?a class="contentlabel" href="http://dyxdggzs.com/news/listbylabel/label/微捷碼">微捷碼的統一數據模型,Titan、Talus和Quartz DRC通過(guò)有效協(xié)作可縮短設計周期。Titan的緊密集成性可去除各工具間耗時(shí)、易錯的文件傳輸,使得系統在必須進(jìn)行其它變更時(shí)仍可保留定制版圖編輯結果,由此設計師不必在每次ECO后重復進(jìn)行手工編輯工作;Titan的高容量可縮短涵蓋所有層的GDSII加載時(shí)間,使得GUI即便在極大數據量上也可提供實(shí)時(shí)交互。
“為了保持在IC實(shí)現領(lǐng)域的領(lǐng)導者地位,Sondrel很明智地在先進(jìn)的電子設計自動(dòng)化(EDA)解決方案領(lǐng)域進(jìn)行了投資,從而使得我們能夠按預算、準時(shí)地向市場(chǎng)提供高度復雜的產(chǎn)品,”Sondrel公司首席執行官Graham Curren表示,“Titan擁有公認的加速芯片完工修整的能力以及與微捷碼實(shí)現和物理驗證產(chǎn)品的緊密集成性,它會(huì )是我們流程的一個(gè)很好補充。”
“在IC中納入定制元件大大提高了設計復雜性,常常會(huì )導致交付進(jìn)度的延遲,”微捷碼定制設計業(yè)務(wù)部總經(jīng)理Suk Lee表示,“Titan具有全面的自動(dòng)化芯片完工修整和移植功能以及與數字設計流程的集成性,可幫助設計師顯著(zhù)提升生產(chǎn)率。Sondrel對Titan的評估結果和采用證明了Titan具有提供高的結果質(zhì)量和縮短模擬/混合信號IC設計周期的能力。”
Titan:模擬/混合信號設計領(lǐng)域的一大進(jìn)步
今天,模擬設計流程和團隊已從數字世界中分離出來(lái)。模擬集成電路仍大多是全定制式,需手工辛苦繪制。除了耗時(shí)且易于出錯以外,這種晶體管級設計方式也使得現有設計難以轉換到新的代工廠(chǎng)或工藝/技術(shù)節點(diǎn)。而相反的是,這類(lèi)設計的移植的有效方式往往是要求電路從頭開(kāi)始重新設計。采用Titan,模擬設計師雖在定義首個(gè)電路拓撲結構時(shí)仍需應用其專(zhuān)業(yè)知識,但移植到新工藝時(shí)將會(huì )容易得多。
與集成數字布局布線(xiàn)流程后效率取得巨大飛躍類(lèi)似,Titan在自動(dòng)化標準化模擬和特殊信號布線(xiàn)領(lǐng)域向前邁進(jìn)了一大步。通過(guò)直觀(guān)的布局約束應用程序,Titan要么采取交互方式要么通過(guò)腳本采取完全自動(dòng)化方式,僅在幾分鐘時(shí)間內即可執行總線(xiàn)布線(xiàn)、屏蔽線(xiàn)、差分對布線(xiàn)、星形布線(xiàn)以及其它專(zhuān)用布線(xiàn),而這項工作若是采用現有手工方式可能需要幾天才可完成。而且,由于重新布線(xiàn)是自動(dòng)執行,基本不會(huì )有進(jìn)度延遲問(wèn)題,因此在出現ECO的情況下,這項功能顯得尤為有用。
評論