<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 光電顯示 > 設計應用 > 基于FPGA的高速A/D轉換芯片ADC08D1000應用

基于FPGA的高速A/D轉換芯片ADC08D1000應用

作者: 時(shí)間:2009-08-25 來(lái)源:網(wǎng)絡(luò ) 收藏

0 引 言
美國國家半導體公司的超ADC-是一款高性能的模/數。它具有雙通道結構,每個(gè)通道的最大采樣率可達到1.6 GHz,并能達到8位的分辨率;采用雙通道“互插”模式時(shí),采樣速率可達2 GSPS;采用128腳LQFP封裝,1.9 V單電源供電;具有自校準功能,可通過(guò)普通方式或擴展方式對其進(jìn)行控制;可工作在SDR,DDR等多種模式下。下面對該進(jìn)行詳細介紹。

本文引用地址:http://dyxdggzs.com/article/169475.htm

1 的結構和管腳說(shuō)明
1.1 的結構
ADC08D1000的結構如圖1所示,主通道由輸入多路模擬開(kāi)關(guān)、采樣保持電路、8位ADC和1:2分離器/鎖存器組成。它共有兩路相同的通道??刂七壿嬘善胀ǚ绞交驍U展方式進(jìn)行配置,對整個(gè)進(jìn)行控制。

1.2 ADC08D1000的管腳說(shuō)明
ADC08D500采用128腳LQFP封裝,管腳圖見(jiàn)圖2。

其關(guān)鍵管腳說(shuō)明如下:
(1)OUTV/SCLK:輸出電壓幅度/串行接口時(shí)鐘。高電平時(shí),DCLK和數據信號為普通差分幅度;接地時(shí),差分幅度會(huì )降低,從而減少功耗。當擴展控制模式開(kāi)啟時(shí),此腳為串行時(shí)鐘腳。
(2)OUTEDGE/DDR/SDATA:DCLK時(shí)鐘沿選擇/DDR功能選擇/串行數據輸入。當此腳連接到1/2 VA或者懸空時(shí),進(jìn)入DDR模式。擴展控制模式時(shí),這個(gè)腳作為SDATA輸入。
(3)DCLK_RST:DCLK的復位。一個(gè)正脈沖可以復位和同步多片ADC中的DCLK輸出。
(4)PD/PDQ:低功耗模式管腳。邏輯高電平加在此腳會(huì )使芯片進(jìn)入休眠狀態(tài),當邏輯高電平加在PDQ上只會(huì )使Q通道ADC進(jìn)入休眠狀態(tài)。
(5)CAL:校準過(guò)程初始化引腳。
(6)FSR/ECE:全量程選擇以及擴展控制模式選擇,在非擴展控制模式,邏輯低電平會(huì )把全量程差分輸入范圍(峰峰值)設置為650 mV;邏輯高電平會(huì )把全量程差分輸入范圍(峰峰值)設置為870 mV。當此腳連接到1/2VA或者懸空時(shí),進(jìn)入擴展控制模式。
(7)CLK+/CLK-:ADC的LVDS時(shí)鐘輸入。這個(gè)差分時(shí)鐘信號必須是交流耦合的。輸入信號將在CLK+的下降沿被采樣。
(8)VINI+/VINI-/VINQ+/VINQ-:ADC的模擬輸入腳。
(9)CalRun:校準運行指示。高電平有效。
(10)DI/DQ/DId/DQd:I通道和Q通道的LVDS數據輸出。
(11)OR+/OR-:輸入溢出指示。
(12)DCLK+/DCLK-:差分時(shí)鐘輸出,用于將輸出數據鎖存。延遲和非延遲輸出數據與此信號同步。當工作在SDR模式時(shí),這個(gè)信號的速率為1/2輸入時(shí)鐘速率;當工作在DDR模式時(shí),這個(gè)信號為1/4輸入時(shí)鐘速率。


上一頁(yè) 1 2 3 下一頁(yè)

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>