中芯國際采用Cadence數字流程新增高級功能
全球電子設計創(chuàng )新領(lǐng)先企業(yè)Cadence設計系統公司(NASDAQ: CDNS) 與中芯國際集成電路制造有限公司(“中芯國際”,紐約證券交易所:SMI ,香港聯(lián)交所:981),中國內地規模最大、技術(shù)最先進(jìn)的集成電路晶圓代工企業(yè),日前共同宣布中芯國際已采用Cadence® 數字工具流程,應用于其新款SMIC Reference Flow 5.1,一款為低功耗設計的完整的RTL-GDSII 數字流程。Cadence流程結合了先進(jìn)功能,以幫助客戶(hù)為40納米芯片設計提高功率、性能和面積。流程中使用的Cadence工具有:RTL Compiler、Encounter® Digital Implementation System、Encounter Conformal® Low Power、Cadence QRC Extraction、TempusTM Timing Signoff Solution、Encounter Power System、Physical Verification System和Cadence CMP Predictor。
本文引用地址:http://dyxdggzs.com/article/164665.htmSMIC新款Reference Flow 5.1支持Cadence時(shí)鐘同步優(yōu)化技術(shù)(CCOpt),這是Cadence Encounter®數字實(shí)現系統的關(guān)鍵特征。其認證過(guò)程顯示:與傳統的時(shí)鐘樹(shù)綜合方案相比,CCOpt能夠在SMIC 40納米流程上降低14%的功耗、節省11%的面積、提高4%的性能。
? Cadence的層次化低功耗數字流程,結合了最新版本的流行功率格式CPF2.0。
? Cadence的物理驗證系統(PVS),包括中芯國際的首個(gè)使用Cadence PVS的在線(xiàn)40納米DRC/LVS 驗證規則文件,以及SMIC首個(gè)40納米的Dummy Fill規則文件。
? GigaOpt技術(shù),進(jìn)行了RTL-to-GDSII的核心優(yōu)化。
“我們與Cadence緊密合作以確保我們雙方的客戶(hù)都能充滿(mǎn)信心地使用最新的Cadence數字工具,從而推進(jìn)中芯國際40納米制程芯片的制造。”中芯國際設計服務(wù)中心資深副總裁湯天申表示:“該新參考流程為我們的客戶(hù)提供了先進(jìn)的工藝,提高了諸如功率、性能和面積等關(guān)鍵指標。”
“中芯國際的Reference Flow 5.1為我們的客戶(hù)提供了一個(gè)如何在最大限度提升芯片質(zhì)量的同時(shí),有效地從設計過(guò)渡到生產(chǎn)的清晰指南。”Cadence戰略總監兼數字和簽收集團高級副總裁徐季平博士表示:“由于芯片設計固有的復雜性仍在發(fā)展,Cadence將繼續與中芯國際加強合作,為客戶(hù)提供強大的自動(dòng)化工具,助其取得商業(yè)成功。”
數字濾波器相關(guān)文章:數字濾波器原理
評論