Cadence擴充系統IP產(chǎn)品組合,推出NoC以?xún)?yōu)化電子系統連接性
楷登電子(美國Cadence公司)近日宣布擴充其系統 IP 產(chǎn)品組合,新增了 Cadence? Janus? Network-on-Chip(NoC)。隨著(zhù)當今計算需求的不斷提高,更大、更復雜的系統級芯片(SoC)和分解式多芯片系統在市場(chǎng)上迅速普及,硅組件內部和硅組件之間的數據傳輸變得越來(lái)越具有挑戰性,功率、性能和面積(PPA)受到了影響。Cadence Janus NoC 能夠以極低的延遲高效管理這些同步高速通信,幫助客戶(hù)以更低的風(fēng)險更快地實(shí)現其 PPA 目標。
本文引用地址:http://dyxdggzs.com/article/202407/460517.htm“Cadence是IP和設計質(zhì)量領(lǐng)域備受信賴(lài)的領(lǐng)導者,我們將繼續加大投入,提升我們的基礎接口和處理器 IP、系統 IP、軟件和設計服務(wù)能力,幫助客戶(hù)開(kāi)發(fā)差異化的分解式設計?!盋adence高級副總裁兼芯片解決方案事業(yè)部總經(jīng)理 Boyd Phelps 表示,“我們不斷擴充的系統 IP 產(chǎn)品組合迎來(lái)了新的成員——Cadence Janus NoC,這是這一戰略的重要里程碑。我們從 IP 提供商成長(cháng)為 SoC 設計合作伙伴,為客戶(hù)帶來(lái)了更大的價(jià)值,使他們能夠集中寶貴的工程資源,專(zhuān)注于實(shí)現芯片的差異化設計?!?/p>
Cadence Janus NoC依托Cadence值得信賴(lài)且久經(jīng)考驗的Tensilica? RTL生成工具??蛻?hù)可以使用Cadence廣泛的軟硬件產(chǎn)品組合對其N(xiāo)oC進(jìn)行軟件仿真和硬件仿真,并使用 Cadence 的系統性能分析工具(SPA)深入了解NoC的性能。該流程支持架構探索,有助于實(shí)現可滿(mǎn)足產(chǎn)品需求的最佳NoC設計。NoC依托Cadence在IP和設計質(zhì)量領(lǐng)域久負盛名的領(lǐng)導地位,由客戶(hù)滿(mǎn)意度遙遙領(lǐng)先的技術(shù)團隊提供技術(shù)支持。
Cadence Janus NoC 可有效應對與當今復雜的 SoC 互連相關(guān)的布線(xiàn)擁塞和時(shí)序問(wèn)題,這些問(wèn)題在物理實(shí)現之前往往并不明顯。Cadence 的第一代 NoC 不僅能滿(mǎn)足當前最迫切的需求,還提供了一個(gè)有利于未來(lái)的創(chuàng )新平臺,例如支持行業(yè)標準存儲器和 I/O 一致性協(xié)議。目前該產(chǎn)品提供的功能和優(yōu)勢包括:
● 易于使用:Cadence 擁有功能強大、設計先進(jìn)的圖形用戶(hù)界面(GUI),可輕松支持從小型子系統到完整 SoC 和未來(lái)多芯片系統的 NoC 配置。
● 加快產(chǎn)品上市:RTL 針對 PPA 經(jīng)過(guò)優(yōu)化,使 SoC 設計人員能夠實(shí)現帶寬和延遲目標。封包化信息可提高線(xiàn)路的利用率,減少線(xiàn)數量,降低時(shí)序收斂難度。
● 降低風(fēng)險:NoC 的內置功耗管理、時(shí)鐘域交叉和寬度匹配功能有助于降低設計的復雜性。
● 快速設計周轉:Cadence 廣泛的軟件仿真和硬件仿真能力可實(shí)現早期架構探索,以便于快速驗證 PPA 結果,確保配置滿(mǎn)足設計要求。
● 可擴展架構:客戶(hù)可以設計一個(gè)子系統,并在 NoC 的完整 SoC 環(huán)境中重復使用,以便將來(lái)在多芯片系統中重復使用。
● 靈活:Cadence NoC 兼容任何具有行業(yè)標準接口的 IP,包括 AXI4 和 AHB。
“我們很高興看到 Cadence 通過(guò)投資系統級解決方案來(lái)擴充其 IP 產(chǎn)品組合?!盜ntel Foundry 副總裁兼生態(tài)系統技術(shù)辦公室總經(jīng)理 Suk Lee 表示,“NoC 對于當今 SoC 中的幾乎所有子系統都至關(guān)重要,因此我們非常支持 Cadence 開(kāi)發(fā) NoC 產(chǎn)品,并期待他們未來(lái)繼續擴充其 IP 產(chǎn)品組合?!?/p>
上市日期和相關(guān)資源
Cadence Janus NoC 預計將于 2024 年 7 月上市。
評論