MIPS推出新一代Aptiv處理器 提供三種不同的性能水平
新款 microAptiv、interAptiv 和 proAptiv系列內核將處理器性能提升到新的水平
本文引用地址:http://dyxdggzs.com/article/132618.htm新聞重點(diǎn):
- 全新的系列處理器可為家庭娛樂(lè )、網(wǎng)絡(luò )、移動(dòng)和嵌入式應用提供更高水平的性能與效率
- 高性能 proAptiv 內核在所有可授權處理器IP 內核中取得最高的 CoreMark/MHz 分數,并同時(shí)擁有領(lǐng)先的硅效率
- 多線(xiàn)程 interAptiv 內核可提供領(lǐng)先的性能效率,在類(lèi)似的晶圓面積下達到比競爭對手更高的 CoreMark/MHz
- 高效率 microAptiv 內核在微控制器類(lèi)內核中達到最高的 CoreMark/MHz分數,并增加 了DSP 加速和安全特性
- 多家領(lǐng)先授權客戶(hù)已獲得 Aptiv 內核授權
為數字家庭、網(wǎng)絡(luò )和移動(dòng)應用提供業(yè)界標準處理器架構與內核的領(lǐng)導廠(chǎng)商美普思科技公司 (MIPS Technologies, Inc)宣布推出了新一代 Aptiv微處理器內核,包括 proAptiv、interAptiv 和 microAptiv 系列產(chǎn)品,可為目標市場(chǎng)提供三種不同的性能水平。
基于MIPS32 Release 3架構,這些新產(chǎn)品將增強 MIPS 在家庭娛樂(lè )和網(wǎng)絡(luò )市場(chǎng)的領(lǐng)導地位,并向海量的嵌入式系統延伸,同時(shí)成為移動(dòng)市場(chǎng)中富有競爭力的替代解決方案。對移動(dòng)設備來(lái)說(shuō),Aptiv可為平板電腦和智能手機的應用處理器提供頂尖的多核性能,為基帶處理提供高效的多線(xiàn)程技術(shù),并為觸摸屏控制器、SIM卡和安全、以及 GPS 等嵌入式控制和應用提供入門(mén)級性能。
ProAptiv 系列的重要特征:
- 領(lǐng)先的高端 CPU 性能與效率,超過(guò)4.4 CoreMark/MHz 和 3.5 DMIPS/MHz 1的性能,比同類(lèi)競爭 內核IP 2相比明顯更小的硅面積
- 是高端移動(dòng)設備和智能家庭娛樂(lè )產(chǎn)品等聯(lián)網(wǎng)消費電子產(chǎn)品的應用處理器和網(wǎng)絡(luò )應用中控制處理器的理想選擇
- 高效的頂級性能,可減少許多移動(dòng)應用中諸如“big.LITTLE”等額外的電源管理設計開(kāi)銷(xiāo)
- 比老一代MIPS32 74K/1074K 超標量單核/多核產(chǎn)品高 60%-75% 的 CoreMark 和DMIPS 分數
- 每個(gè)內核1 至多個(gè)線(xiàn)程高度可擴展,并能在多核同步處理系統(CPS)下實(shí)現最多可達六個(gè)內核的多核系統
主要的架構特性和增強功能:
- 高性能多發(fā)射、深度亂序執行架構以及先進(jìn)的分支預測
- 新款更高性能的浮點(diǎn)運算單元(FPU),與內核 1 :1 的時(shí)鐘頻率,雙精度執行
- 單核或多核(最多為 6核)配置
- 增強性能的緊耦合第二代一致性管理器和L2 二級高速緩存控制器,實(shí)現更低的系統總延時(shí)
- MIPS ASE v2數字信號處理(DSP)架構擴展
- 高效的增強虛擬地址(EVA),32位地址下實(shí)現3GB以上 的用戶(hù)空間訪(fǎng)問(wèn)
interAptiv 系列的重要特性:
- interAptiv 內核采用平衡的9級流水線(xiàn)設計和多線(xiàn)程技術(shù),可提供領(lǐng)先的性能與效率,能以比同類(lèi)競爭內核更小的晶圓面積實(shí)現多出 50% 以上的 CoreMark/MHz
- 適合需要并行處理和對成本和功耗優(yōu)化要求比較高的應用,如智能網(wǎng)關(guān)、LTE基帶處理、SSD 控制器和汽車(chē)電子等
- 每個(gè)內核具備 1 至多個(gè)線(xiàn)程的可擴展性解決方案,并能在多核同步處理系統(CPS)下提供最多四核的多核方案
特性和增強功能:
- 多線(xiàn)程流水線(xiàn)實(shí)現了雙虛擬處理器,可被 SMP Linux 操作系統視為兩個(gè)完整的 CPU
- 硬件QoS、線(xiàn)程管理和線(xiàn)程間通信支持,能為實(shí)時(shí)應用實(shí)現最佳控制
- 增強性能的緊耦合第二代一致性管理器和L2 二級高速緩存控制器,實(shí)現更低的系統總延時(shí)
- 支持多達兩個(gè) I/O 一致性管理單元
- 內核和 CPS 級功耗管理
- L1 一級數據高速緩存、L2 高速緩存和數據 SPRAM支持 ECC
- 高效的增強虛擬地址(EVA),32位地址下實(shí)現3GB以上 的用戶(hù)空間訪(fǎng)問(wèn)
- 可選的浮點(diǎn)運算單元
microAptiv 系列的重要特性:
- 低功耗、緊湊、實(shí)時(shí)性,以廣受歡迎的MIPS32 M14K以及 microMIPS 代碼壓縮指令集架構為基礎,并集成了標準 I/O 接口
- 集成 DSP 和 SIMD功能,可滿(mǎn)足工業(yè)控制、智能儀表、汽車(chē)和有線(xiàn)/無(wú)線(xiàn)通信等各種嵌入式應用的信號處理需求
- 利用高效的 5 級流水線(xiàn),能以 microMIPS 模式達到 3.09 CoreMark/MHz 和 1.57 DMIPS/MHz1,與競爭對手相比,性能分別高了 40% 和 25%2
- 面向微控制器和嵌入式應用,可提供 MCU 和 MPU(集成Cache/MMU)產(chǎn)品版本
- 與上一代 MIPS 內核和同類(lèi)競爭產(chǎn)品相比,可提供更為廣泛的控制和 DSP功能和性能
- 新的存儲保護單元以增強程序代碼和數據的安全性,microMIPS 執行模式、安全調試模式和2線(xiàn) cJTAG 支持
評論