EEPW首頁(yè) >>
主題列表 >>
fifo
fifo 文章 進(jìn)入fifo技術(shù)社區
一種基于A(yíng)/D和DSP的高速數據采集技術(shù)

- 摘要 雷達接收機將雷達回波信號變成中頻信號,數字信號處理系統對中頻信號采樣和處理。本文介紹一種基于A(yíng)/D和DSP的中頻信號采集技術(shù);給出數據采集系統的原理和框圖,并對A/D與DSP的接口電路進(jìn)行分析。用FIFO作為兩者之間的接口效果很好;DSP通過(guò)CPLD對采樣時(shí)序進(jìn)行控制,可增強系統的靈活性。 關(guān)鍵詞 A/D DSP 高速數據采集 FIFO 中頻信號分為和差兩路,高速A/D與DSP組成的數據采集系統要分別對這兩路信號進(jìn)行采集。對于兩路數據采集電路,A/D與DSP的接口連接是一樣的。兩個(gè)A
- 關(guān)鍵字: A/D DSP 高速數據采集 FIFO
一種基于A(yíng)/D和DSP的高速數據采集技術(shù)

- 摘要 雷達接收機將雷達回波信號變成中頻信號,數字信號處理系統對中頻信號采樣和處理。本文介紹一種基于A(yíng)/D和DSP的中頻信號采集技術(shù);給出數據采集系統的原理和框圖,并對A/D與DSP的接口電路進(jìn)行分析。用FIFO作為兩者之間的接口效果很好;DSP通過(guò)CPLD對采樣時(shí)序進(jìn)行控制,可增強系統的靈活性。 關(guān)鍵詞 A/D DSP 高速數據采集 FIFO 中頻信號分為和差兩路,高速A/D與DSP組成的數據采集系統要分別對這兩路信號進(jìn)行采集。對于兩路數據采集電路,A/D與DSP的接口連接是一樣的。兩個(gè)A
- 關(guān)鍵字: A/D DSP 高速數據采集 FIFO
射頻定時(shí)發(fā)送器基本功能模塊的設計
- 引言 射頻定時(shí)發(fā)送器是射頻控制模塊中的一個(gè)重要組成部分,用于產(chǎn)生需要定時(shí)發(fā)送的射頻控制信號:AD_ON(模數轉換信號)、DA_ON(數模轉換信號)、APC(自動(dòng)功率控制信號)、AGC(自動(dòng)增益控制信號)和AFC(自動(dòng)頻率控制信號),再通過(guò)選擇兩個(gè)SPI接口RF_SPI和AD_SPI把控制信號定時(shí)地傳送到射頻發(fā)送模塊。射頻定時(shí)發(fā)送器需要完成的四種基本功能分別是:定時(shí)發(fā)送、競爭發(fā)送、數據采樣時(shí)鐘分頻,以及APC_burst模式,如圖1所示,本文將詳細闡述這些基本功能模塊的設計原理。  
- 關(guān)鍵字: 嵌入式系統 單片機 射頻 定時(shí)發(fā)送器 FIFO 測試工具
基于FPGA的IPV6數據包的拆裝實(shí)現
- 基于FPGA的IPV6數據包的拆裝實(shí)現 王志遠, 杜詩(shī)武, 曲 晶(信息工程學(xué)院 信息技術(shù)研究所,河南 鄭州 450002) 摘 要:介紹了一種運用FPGA將IPV6數據包的包頭和數據部分分離并重新封裝的方法。利用該方法,可以使IPV6數據包的拆裝處理速度達到2Gbit/s以上。 關(guān)鍵詞:FPGA IPV6數據包 拆裝 FIFO 筆者在參與國家“863”重大專(zhuān)題項目“高速密碼芯片及驗證平臺系統”的過(guò)程中,遇到了將IPV6數據包的包頭和數據部分拆開(kāi),然后把數據部分送密碼芯片進(jìn)行加
- 關(guān)鍵字: FIFO FPGA IPV6數據包 拆裝
基于PCI總線(xiàn)的高速實(shí)時(shí)數據采集系統
- 摘 要:本文介紹了一種基于PCI總線(xiàn)的高速實(shí)時(shí)數據采集系統的設計與實(shí)現方法,主要討論了高速數據采集的存儲與傳輸的硬件解決方案,以及該系統的控制邏輯的實(shí)現,最后給出了控制邏輯仿真波形。關(guān)鍵詞:PCI總線(xiàn);CPCI總線(xiàn);高速實(shí)時(shí)數據采集;FIFO;CPLD 引言目前的大多數雷達信號處理機都是采用自定義總線(xiàn),不具有通用性,每進(jìn)行一些系統功能的改變就需要大量的硬件改動(dòng)。而CPCI總線(xiàn)作為一種新興的工業(yè)總線(xiàn),其采用了PCI總線(xiàn)的電氣特性以及VME總線(xiàn)的物理特性,兼具了二者的優(yōu)點(diǎn)
- 關(guān)鍵字: CPCI總線(xiàn) CPLD FIFO PCI總線(xiàn) 高速實(shí)時(shí)數據采集
fifo介紹
采用FIFO方式時(shí),信息被以所收到的次序進(jìn)行傳輸。
表示信息存儲的一種數據結構,含義是先進(jìn)入的對象先取出。隊列(Queue )就是基于這種性質(zhì)實(shí)現的。
FIFO( First In First Out)簡(jiǎn)單說(shuō)就是指先進(jìn)先出。由于微電子技術(shù)的飛速發(fā)展,新一代FIFO芯片容量越來(lái)越大,體積越來(lái)越小,價(jià)格越來(lái)越便宜。作為一種新型大規模集成電路,FIFO芯片以其靈活、方便、高效的特性,逐漸在高速數據采 [ 查看詳細 ]
相關(guān)主題
熱門(mén)主題
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì )員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
