EEPW首頁(yè) >>
主題列表 >>
asic ip核
asic ip核 文章 進(jìn)入asic ip核技術(shù)社區
新型MCU實(shí)現帶DRM的單芯片數字音頻解碼器

- 近幾年,數字音頻市場(chǎng)發(fā)展非常迅速。獨立式音頻與多媒體播放器近幾年已成為數字音頻市場(chǎng)的主流。數以百萬(wàn)計的消費者都在想辦法將其便攜式播放器與家用音響和車(chē)載立體聲音響進(jìn)行最佳連接。這激勵著(zhù)目前的家用和車(chē)載音頻設備廠(chǎng)商為迎接數字時(shí)代的到來(lái)而開(kāi)始準備他們的HiFi系統。為了滿(mǎn)足人們對播放器不斷提高的要求,市場(chǎng)上也出現了大量芯片或芯片組。但這些進(jìn)入數字音頻市場(chǎng)的芯片往往有很多缺陷,問(wèn)題就出在合適處理硬件的選擇方面。 傳統解決方案 有些廠(chǎng)商試圖將計算機的一些組件用于音頻或多媒體播放器。盡管這些組件在一臺
- 關(guān)鍵字: 數字音頻 ASIC NAND
業(yè)界容量最大的ASIC原型電路板采用了Altera Stratix III器件

- 2008年11月11號,北京——Altera公司(NASDAQ: ALTR)今天宣布,Dini集團在其業(yè)界容量最大的單板FPGA原型引擎中采用了具有340K邏輯單元(LE)的Stratix® III EP3SL340 FPGA。DN7020K10采用了1,760引腳封裝的20片EP3SL340 FPGA,每個(gè)器件提供1,104個(gè)用戶(hù)I/O,容量等價(jià)于5千萬(wàn)ASIC邏輯門(mén)??蛻?hù)設計無(wú)線(xiàn)通信、網(wǎng)絡(luò )和圖形處理應用等定制ASIC時(shí),可以利用這一超大容量原型電路板來(lái)驗
- 關(guān)鍵字: Altera Dini集團 Altera Stratix III FPGA ASIC
如何仿真IP核(建立modelsim仿真庫完整解析)

- IP核生成文件:(Xilinx/Altera 同) IP核生成器生成 ip 后有兩個(gè)文件對我們比較有用,假設生成了一個(gè) asyn_fifo 的核,則asyn_fifo.veo 給出了例化該核方式(或者在 Edit->Language Template->COREGEN 中找到verilog/VHDL 的例化方式)。asyn_fifo.v 是該核的行為模型,主要調用了 xilinx 行為模型庫的模塊,仿真時(shí)該文件也要加入工程。(在 ISE中點(diǎn)中該核,在對應的 processes 窗口中
- 關(guān)鍵字: IP核
Achronix推出全球速度最快的FPGA
- 日前,Achronix 半導體公司宣布全球速度最快的 FPGA 現已開(kāi)始供貨。Speedster 系列的首款產(chǎn)品為 SPD60,該產(chǎn)品系列的速度可達 1.5 GHz,性能比現有 FPGA 提高了 3 倍。 參加 Achronix 早期試用合作的客戶(hù)已經(jīng)利用 Speedster 在需要類(lèi)似 ASIC 性能的應用中取得了重大成功,這些應用包括網(wǎng)絡(luò )、電信、測試與測量、加密以及其他高性能應用。Speedster 系列 FPGA 非常適用于上述各應用類(lèi)型。 Achronix 與領(lǐng)先的合成技術(shù)廠(chǎng)商合作
- 關(guān)鍵字: FPGA Achronix 半導體 ASIC
芯片是提升產(chǎn)業(yè)競爭力之本
- 芯片是一個(gè)產(chǎn)業(yè)鏈的終結,也是另一個(gè)產(chǎn)業(yè)鏈的開(kāi)始,而產(chǎn)業(yè)鏈起點(diǎn)的高度往往決定了產(chǎn)業(yè)整體發(fā)展的高度。 近日,在安捷倫公司的數字測量論壇上,雖然大會(huì )的主題是數字設計測量的未來(lái)發(fā)展,但安捷倫著(zhù)力和大家分享的卻是自己在示波器產(chǎn)品設計方面的理念和經(jīng)驗。安捷倫強調,要開(kāi)發(fā)出高性能示波器必須具有自己開(kāi)發(fā)專(zhuān)用芯片的能力,安捷倫可以在將示波器作為重點(diǎn)的這幾年取得高速增長(cháng),根本在于原有的RF設計能力大幅提升了示波器產(chǎn)品的性能,使之快速趕上競爭對手的產(chǎn)品,即示波器產(chǎn)品的突破來(lái)源于芯片技術(shù)的提升。 一個(gè)以測試儀器為
- 關(guān)鍵字: 芯片 ASIC 數字測量 安捷倫 200809
基于單片機和CPLD的數字頻率計的設計

- 引言 在傳統的控制系統中,通常將單片機作為控制核心并輔以相應的元器件構成一個(gè)整體。但這種方法硬件連線(xiàn)復雜、可靠性差,且在實(shí)際應用中往往需要外加擴展芯片,這無(wú)疑會(huì )增大控制系統的體積,還會(huì )增加引入干擾的可能性。對一些體積小的控制系統,要求以盡可能小的器件體積實(shí)現盡可能復雜的控制功能,直接應用單片機及其擴展芯片就難以達到所期望的效果。 復雜可編程邏輯器件(CPLD)具有集成度高、運算速度快、開(kāi)發(fā)周期短等特點(diǎn),它的出現,改變了數字電路的設計方法、增強了設計的靈活性?;诖?,本文提出了一種采用Alt
- 關(guān)鍵字: CPLD 開(kāi)發(fā)環(huán)境 單片機 元器件 VHDL ASIC
eASIC推出新一代45nm結構化ASIC

- 半導體調研機構Gartner多年來(lái)一直在跟蹤ASIC設計項目數量,其趨勢已經(jīng)無(wú)疑被認定向下。最新技術(shù)的ASIC設計費用已經(jīng)上升到一個(gè)很高點(diǎn),以致許多中小規模的公司用不起而只能采用FPGA。而ASIC只有依靠正在研發(fā)的各種降低其設計費用的新方法才有希望挽回頹勢。 擁有獨特的過(guò)孔層布線(xiàn)定制專(zhuān)利技術(shù)以及零掩模費和無(wú)最低訂貨量限制的新結構化ASIC平臺供應商eASIC在其90nm Nextreme ASIC產(chǎn)品的基礎上,又發(fā)布了其新一代Nextreme-2系列產(chǎn)品。Nextreme-2系列是目前市面上唯
- 關(guān)鍵字: ASIC FPGA 信號處理 富士通
世芯、SONY半導體合作提供先進(jìn)封裝方案
- 世芯電子(Alchip Technologies)日前宣布與SONY半導體事業(yè)部(SONY Semiconductor Group)成為封裝技術(shù)的合作伙伴,以提升其全球客戶(hù)在先進(jìn)SoC/ASIC解決方案方面的服務(wù)。 世芯總裁暨執行長(cháng)關(guān)建英表示,今天的產(chǎn)品需要最小芯片尺寸、增加內存容量以及整合不同種類(lèi)的內存在多芯片封裝(Multi-Chip Package)上。透過(guò)SONY的先進(jìn)技術(shù)以及世芯縮短產(chǎn)品上市時(shí)程的能力,我們將能協(xié)助客戶(hù)使用更先進(jìn)的解決方案。 世芯電子主要業(yè)務(wù)包含供多元化晶圓廠(chǎng)選擇
- 關(guān)鍵字: 封裝 世芯 SONY SoC ASIC
基于SOC應用的運算放大器IP核設計

- 摘要:基于SOC應用,采用TSMC 0.18μm CMOS工藝,設計實(shí)現了一個(gè)低電壓、高增益的恒跨導軌到軌運算放大器IP核。該運放采用了一倍電流鏡跨導恒定方式和新型的共柵頻率補償技術(shù),比傳統結構更加簡(jiǎn)單高效。用Hspice對整個(gè)電路進(jìn)行仿真,在1.8V電源電壓、10pF負載電容條件下,其直流開(kāi)環(huán)增益達到103.5dB,相位裕度為60.5度,輸入級跨導最大偏差低于3%。 關(guān)鍵詞:運算放大器;軌到軌;共柵頻率補償;IP核 1引言 在SOC的模擬集成電路設計中,使用簡(jiǎn)單的電路結構
- 關(guān)鍵字: SOC 運算放大器 軌到軌 共柵頻率補償 IP核
示波器技術(shù)不斷進(jìn)步 國內廠(chǎng)商向中高端漸進(jìn)
- 中國示波器產(chǎn)業(yè)界要在市場(chǎng)經(jīng)濟條件下?tīng)幍靡幌?,不但要準確分析國外公司的產(chǎn)品現狀及發(fā)展趨勢,還要仔細分析國內的市場(chǎng)及需求狀況,不能盲目跟風(fēng),應實(shí)事求是分析自己的實(shí)際水平,研發(fā)符合中國市場(chǎng)特色,滿(mǎn)足中國用戶(hù)各層次需求的產(chǎn)品。 示波器作為時(shí)間域電子測量?jì)x器,在測量領(lǐng)域應用極其廣泛,無(wú)論是電子電路及電子信息系統的研發(fā)、實(shí)驗、培訓,還是生產(chǎn)制造、故障診斷、試驗檢測等場(chǎng)所,到處都能見(jiàn)到示波器的身影。 向高帶寬高采樣速率多功能方向發(fā)展 隨著(zhù)信息和通信技術(shù)的持續創(chuàng )新與發(fā)展,各類(lèi)行業(yè)標準的不斷引入,
- 關(guān)鍵字: 示波器 電子測量 綠揚 ASIC 微處理器
FPGA躋身汽車(chē)系統關(guān)鍵應用領(lǐng)域
- 消費者迫切需求的輔助駕駛系統技術(shù)需要具有先進(jìn)精密功能且外形尺寸又非常小的高可靠性元件。由于這些系統尺寸很小,而且彼此非??拷?,因此還要求器件具有超低功耗和良好的耐久性??臻g受限的系統在設計方面存在的熱可靠性問(wèn)題可通過(guò)采用較少的元件及超低的功耗來(lái)解決。Actel公司以Flash為基礎的ProASIC3 FPGA具有固件錯誤免疫力、低功耗和小外形尺寸等優(yōu)勢,因而消除了FPGA(現場(chǎng)可編程門(mén)陣列)用于安全關(guān)鍵汽車(chē)應用領(lǐng)域的障礙。 汽車(chē)工程師過(guò)去通常依賴(lài)于MCU(微控制器)和定制ASIC(專(zhuān)用集成電
- 關(guān)鍵字: FPGA ASIC MCU ProASIC3 半導體器件
asic ip核介紹
您好,目前還沒(méi)有人創(chuàng )建詞條asic ip核!
歡迎您創(chuàng )建該詞條,闡述對asic ip核的理解,并與今后在此搜索asic ip核的朋友們分享。 創(chuàng )建詞條
歡迎您創(chuàng )建該詞條,闡述對asic ip核的理解,并與今后在此搜索asic ip核的朋友們分享。 創(chuàng )建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì )員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
