<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> asic ip核

ASIC設計中不可忽視的幾大問(wèn)題

  •   ASIC的復雜性不斷提高,同時(shí)工藝在不斷地改進(jìn),如何在較短的時(shí)間內開(kāi)發(fā)一個(gè)穩定的可重用的ASIC芯片的設計,并且一次性流片成功,這需要一個(gè)成熟的ASIC的設計方法和開(kāi)發(fā)流程?! ”疚慕Y合NCverilog,DesignCompile,Astro等ASIC設計所用到的EDA軟件,從工藝獨立性、系統的穩定性、復雜性的角度對比各種ASIC的設計方法,介紹了在編碼設計、綜合設計、靜態(tài)時(shí)序分析和時(shí)序仿真等階段經(jīng)常忽視的問(wèn)題以及避免的辦法,從而使得整個(gè)設計具有可控性?! ?nbsp;    
  • 關(guān)鍵字: ASIC  

便攜式數據采集系統中ADC的選用指南

  • 真實(shí)世界的應用需要真實(shí)世界的物理連接,一般來(lái)說(shuō),這意味著(zhù)模擬信號要在系統內的某處被數字化處理,以便于微處理器、ASIC或FPGA采集數據并做出決策?;具x用標準當選擇一款模擬數字轉換器(ADC)時(shí),大多數設計師似
  • 關(guān)鍵字: 模數轉換器    SPI    ASIC    ADC  

基于A(yíng)ltera浮點(diǎn)IP核實(shí)現浮點(diǎn)矩陣相乘運算的改進(jìn)設計

  • 嵌入式計算作為新一代計算系統的高效運行方式,應用于多個(gè)高性能領(lǐng)域,如陣列信號處理、核武器模擬、計算流體動(dòng)力學(xué)等。在這些科學(xué)計算中,需要大量的浮點(diǎn)矩陣運算。而目前已實(shí)現的浮點(diǎn)矩陣運算是直接使用VHDL語(yǔ)言編
  • 關(guān)鍵字: Altera  浮點(diǎn)  IP核  點(diǎn)矩陣    

常見(jiàn)問(wèn)題解答:賽靈思采用首個(gè)ASIC級UltraScale可編程架構

  • 1. 賽靈思將在2013年7月10日宣布推出什么產(chǎn)品? 賽靈思宣布20nm兩項新的行業(yè)第一,延續28nm工藝節點(diǎn)上一系列業(yè)界創(chuàng )新優(yōu)勢: middot; 賽靈思宣布開(kāi)始投片半導體行業(yè)首款20nm器件以及投片PLD行業(yè)首款20nm All
  • 關(guān)鍵字: UltraScale  ASIC  賽靈思  可編程    

基于CPLD的內燃機車(chē)邏輯控制模塊的設計

  • 作者:王 曦 王立德 劉 彪 丁國君
    0 引言?xún)热紮C車(chē)在實(shí)際應用中仍占有很大的比重,比如在貨運及調車(chē)運轉方面發(fā)揮著(zhù)重要的作用,且隨著(zhù)科學(xué)技術(shù)的發(fā)展,對機車(chē)的可靠性,安全性及高效性提出了更高的要求。因此,基于
  • 關(guān)鍵字: 無(wú)觸點(diǎn)化  SOC  邏輯控制  IP核  CAN  

ASIC、ASSP、SoC和FPGA到底有何區別?

  • 我經(jīng)常收到關(guān)于各類(lèi)設備之間的差異的問(wèn)題,諸如ASIC、ASSP、SoC和FPGA之間的區別問(wèn)題。例如是SoC是ASIC嗎?或ASIC是SoC嗎?ASIC和ASSP之間的區別是什么?以及高端FPGA應該歸類(lèi)為SoC嗎?這里有幾個(gè)難題,至少技術(shù)和術(shù)語(yǔ)隨
  • 關(guān)鍵字: ASIC    ASSP    SoC    FPGA  

在系統設計中的如何選擇半導體器件:ASIC,還是FPGA?

  • 作為一個(gè)系統設計工程師,經(jīng)常會(huì )遇到這個(gè)問(wèn)題:是選用ASIC還是FPGA?讓我們來(lái)看一看這兩者有什么不同。所謂ASIC,是專(zhuān)用集成電路(Application Specific Integrated Circuit)的簡(jiǎn)稱(chēng),電子產(chǎn)品中,應用非常廣泛。ASIC的
  • 關(guān)鍵字: FPGA  ASIC  系統設計  成本因素  

ALTECC_DECODER IP核的IEEE 1500 Wrapper設計

  • 摘要 IP核的廣泛應用提高了電路集成的效率。由于眾多功能各異的IP核集成在電路中,完善的測試機制是確保其正常工作的前提。因此,如何對IP核進(jìn)行測試成為復用IP核技術(shù)必須解決的問(wèn)題。IEEE Std 1500提供了IP核的測試
  • 關(guān)鍵字: IP核  IEEE 1500 Wrapper  Hamming碼  

智原發(fā)表PowerSlash(TM)硅智財于聯(lián)電55奈米超低功耗製程支援物聯(lián)網(wǎng)應用開(kāi)發(fā)

  •   聯(lián)華電子今(12日)與ASIC設計服務(wù)暨IP研發(fā)銷(xiāo)售廠(chǎng)商智原科技(Faraday Technology Corporation,TWSE:3035)共同發(fā)表智原科技于聯(lián)電55奈米超低功耗製程(55ULP)的PowerSlash™基礎IP方案。智原PowerSlash™與聯(lián)電製程技術(shù)相互結合設計,為超低功耗的無(wú)線(xiàn)應用需求技術(shù)進(jìn)行優(yōu)化,滿(mǎn)足無(wú)線(xiàn)物聯(lián)網(wǎng)產(chǎn)品的電池長(cháng)期壽命需求。   智原科技行銷(xiāo)暨投資副總于德旬表示:「物聯(lián)網(wǎng)應用建構過(guò)程中,效能往往受制于低功耗技術(shù)。而今透過(guò)聯(lián)電55奈
  • 關(guān)鍵字: 聯(lián)華電子  ASIC  

基于FPGA IP核的FFT實(shí)現與改進(jìn)

  • 摘要 利用FPGA IP核設計了一種快速、高效的傅里葉變換系統。針對非整數倍信號周期截斷所導致的頻譜泄露問(wèn)題,提出了一種通過(guò)時(shí)輸入信號加窗處理來(lái)抑制頻譜泄露的方法。利用Modelsim和Matlab對設計方案進(jìn)行了仿真,同
  • 關(guān)鍵字: FFT  FPGA  IP核  加窗處理  

一種CORDIC協(xié)處理器核的設計與實(shí)現

  • 一種CORDIC協(xié)處理器核的設計與實(shí)現, 隨著(zhù)航天技術(shù)的發(fā)展,航天任務(wù)對于導航計算機的性能要求越來(lái)越高。導航計算機除了要對傳感器數據進(jìn)行采集,與控制系統進(jìn)行實(shí)時(shí)通訊,還要能進(jìn)行實(shí)時(shí)的計算。盡管目前航天任務(wù)中使用的處理器芯片性能越來(lái)越強,但大多
  • 關(guān)鍵字: FPGA  IP核  CORDIC  協(xié)處理器  

基于EDA技術(shù)的電子設計要點(diǎn)

  • 數字化是電子設計發(fā)展的必然趨勢,EDA 技術(shù)綜合了計算機技術(shù)、集成電路等在不斷向前發(fā)展,給電子設計領(lǐng)域帶來(lái)了一種全新的理念。本文筆者首先簡(jiǎn)
  • 關(guān)鍵字: EDA  ASIC  

基于A(yíng)valon總線(xiàn)SHT11溫濕度傳感器自定義IP核的開(kāi)發(fā)

  • SOPC(System On a Programmable Chip,可編程芯片系統)就是在一個(gè)可編程芯片上實(shí)現一個(gè)電子系統的技術(shù)。SOPC是可編程邏輯器件技術(shù)和SoC(System on Chip)技術(shù)發(fā)展與
  • 關(guān)鍵字: Avalon總線(xiàn)  SHT11  溫濕度傳感器  IP核   

適用于FPGA、GPU和ASIC系統的電源管理

  • 本文通過(guò)列舉Altera 公司的 20nm Arria 10 FPGA 和 Arria 10 SoC (片上系統) 開(kāi)發(fā)電路板的電源管理解決方案,分析了對于FPGA、GPU 或 ASIC 控制的系統中電源管理帶來(lái)的挑戰,并指出通過(guò)使用 LTPowerCAD 和 LTPowerPlanner 這類(lèi)工具,可以大大簡(jiǎn)化對負載點(diǎn)穩壓器以及各部分分析結果的映射任務(wù)。
  • 關(guān)鍵字: 電源管理  FPGA  GPU  ASIC  201609  

智原榮獲ISO9001 Plus品質(zhì)知識典范獎,高經(jīng)營(yíng)品質(zhì)打造設計服務(wù)

  •   ASIC 設計服務(wù)暨 IP 研發(fā)銷(xiāo)售領(lǐng)導廠(chǎng)商-智原科技(Faraday Technology, TAIEX: 3035)于日前獲頒 ISO9001 Plus 典范獎項。ISO9001:2015是ISO 15年來(lái)最大改版,能成為首批獲得SGS專(zhuān)業(yè)驗證的廠(chǎng)商,是對智原在品質(zhì)承諾、經(jīng)營(yíng)與職能發(fā)展表現上的高度肯定和最具體驗證。   智原科技成立于1993年,累積20余年在 IP (矽智財)與 ASIC 設計服務(wù)的豐富經(jīng)驗,不但自主產(chǎn)出了3,000多支的 IP,更有2,000多個(gè)專(zhuān)案的成功量產(chǎn)經(jīng)驗,客戶(hù)遍及臺
  • 關(guān)鍵字: ASIC  智原科技  
共678條 10/46 |‹ « 8 9 10 11 12 13 14 15 16 17 » ›|

asic ip核介紹

您好,目前還沒(méi)有人創(chuàng )建詞條asic ip核!
歡迎您創(chuàng )建該詞條,闡述對asic ip核的理解,并與今后在此搜索asic ip核的朋友們分享。    創(chuàng )建詞條

asic ip核專(zhuān)欄文章

更多

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>