<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> 現場(chǎng)可編程門(mén)陣列(fpga)

現場(chǎng)可編程門(mén)陣列(fpga) 文章 進(jìn)入現場(chǎng)可編程門(mén)陣列(fpga)技術(shù)社區

XILINX推出下一代 VIRTEX FPGA

  • 新系列通過(guò)為高性能 DSP、嵌入式和串行連接性應用領(lǐng)域提供功能強大的系統級解決方案,進(jìn)一步推動(dòng) FPGA 進(jìn)軍價(jià)值 220 億美元的 ASIC/ASSP 市場(chǎng) 在Globalpress 2006 全球電子峰會(huì )上,可編程邏輯解決方案全球領(lǐng)先供應商及 FPGA 發(fā)明廠(chǎng)商賽靈思公司 (NASDAQ:XLNX)展示了其 65nm 工藝新一代 Virtex™
  • 關(guān)鍵字: FPGA  VIRTEX  XILINX  模擬技術(shù)  

利用APTIX MP3C和Spartan-IIE FPGA實(shí)現數據系統的

  • 隨著(zhù)數字電路設計的規模及復雜程度的提高,對其進(jìn)行測試試驗證所花費的時(shí)間和費用也隨之提高,所以減少測試驗證成本是當前數字電路設計的關(guān)鍵。
  • 關(guān)鍵字: Spartan-IIE  APTIX  MP3C  FPGA    

基于FPGA的高級數據加密AES中的字節替換設計

  • 介紹AES中的字節替換算法原理并闡述基于FPGA的設計和實(shí)現。為了提高系統工作速度,在設計中應用了流水線(xiàn)技術(shù)。
  • 關(guān)鍵字: FPGA  AES  數據加密  字節    

Altium一體化設計消除FPGA到PCB障礙

  •       Altium宣布Altium 公司的最新一體化電子產(chǎn)品開(kāi)發(fā)系統Altium Designer 6.0 極大地增強了FPGA-PCB 協(xié)同設計的能力,工程師可以充分利用FPGA 作為系統平臺,而且簡(jiǎn)化大型FPGA 與物理PCB 平臺的集成。       雖然人們早就認識到了FPGA 給邏輯
  • 關(guān)鍵字: Altium  FPGA  PCB  PCB  電路板  

BittWare用FPGA實(shí)現I/O開(kāi)關(guān)量大于5Gbps

  •   BittWare是混合(DSP和FPGA)電路板級方案供應商,日前該公司采用ADI的TigerSHARC及Altera的FPGA技術(shù),推出ATLANTiS Rev 2.0(新TigerSHARC使用的高級傳輸鏈路架構)、I/O切換和處理器件。   ATLANTiS采用FPGA實(shí)現,便于板外I/O通訊路由和處理,允許系統設計師們設置并動(dòng)態(tài)連接。所有輸入和輸出均通過(guò)ATLANTiS進(jìn)行路由,每簇通信量大于5GBps。ATLANTiS集成了DSP、PCI橋、PMC接口和I/O外設及板載F
  • 關(guān)鍵字: 5Gbps  BittWare  FPGA  I/O  

用FPGA控制CLC5958型A/D轉換器實(shí)現的高速PCI數據采集卡

  • 詳細介紹CLC5958的內部結構和基本用法,提出一種基于FPGA和PCI總線(xiàn)的高速數據采集卡設計方案,并通過(guò)仿真驗證了該方案的可行性。
  • 關(guān)鍵字: 高速  PCI  數據采集  實(shí)現  轉換器  控制  CLC5958  A/D  FPGA  

采用FPGA的低功耗系統設計

  •   結合采用低功耗元件和低功耗設計技術(shù)在目前比以往任何時(shí)候都更有價(jià)值。隨著(zhù)元件集成更多功能,并越來(lái)越小型化,對低功耗的要求持續增長(cháng)。當把可編程邏輯器件用于低功耗應用時(shí),限制設計的低功耗非常重要。本文將討論減小動(dòng)態(tài)和靜態(tài)功耗的各種方法,并且給出一些例子說(shuō)明如何使功耗最小化。    功耗的三個(gè)主要來(lái)源是啟動(dòng)、待機和動(dòng)態(tài)功耗。器件上電時(shí)產(chǎn)生的相關(guān)電流即是啟動(dòng)電流;待機功耗又稱(chēng)作靜態(tài)功耗,是電源開(kāi)啟但I/O上沒(méi)有開(kāi)關(guān)活動(dòng)時(shí)器件的功耗;動(dòng)態(tài)功耗是指器件正常工作時(shí)的功耗。    啟動(dòng)電流因器件而異
  • 關(guān)鍵字: FPGA  嵌入式  消費電子  

使用Verilog實(shí)現基于FPGA的SDRAM控制器

  • 介紹了SDRAM的特點(diǎn)和工作原理,提出了一種基于FPGA的SDRAM控制器的設計方法,使用該方法實(shí)現的控制器可非常方便地對SDRAM進(jìn)行控制。
  • 關(guān)鍵字: Verilog  SDRAM  FPGA  控制器    

基于FPGA的毫米波多目標信號形成技術(shù)的研究

  • 毫米波多目標信號發(fā)生器通過(guò)模擬的方法產(chǎn)生多種類(lèi)型高精度的雷達多目標回波信號,在實(shí)際雷達系統前端不具備的條件下對雷達系統后級進(jìn)行調試,便于制導武器的性能測試,大大加快新武器的研制進(jìn)程。毫米波多目標信號產(chǎn)生的關(guān)鍵是要求回波信號距離分辨率極高,常規的多目標信號產(chǎn)生方法如使用數字延時(shí)線(xiàn)產(chǎn)生多目標之間的延時(shí),其控制不靈活,并且有些延時(shí)線(xiàn)需要接ECL電源,使用不方便也增加了設計的復雜度。使用分立元件實(shí)現延時(shí)則使電路元件過(guò)多,電路的穩定性及延時(shí)的精確性也會(huì )大大降低。本文介紹一種新的產(chǎn)生毫米波雷達模擬器的多目標信號的方法
  • 關(guān)鍵字: FPGA  

FPGA 設計的四種常用思想與技巧

  •   本文討論的四種常用FPGA/CPLD設計思想與技巧:乒乓操作、串并轉換、流水線(xiàn)操作、數據接口同步化,都是FPGA/CPLD 邏輯設計的內在規律的體現,合理地采用這些設計思想能在FPGA/CPLD設計工作種取得事半功倍的效果。   FPGA/CPLD的設計思想與技巧是一個(gè)非常大的話(huà)題,由于篇幅所限,本文僅介紹一些常用的設計思想與技巧,包括乒乓球操作、串并轉換、流水線(xiàn)操作和數據接口的同步方法。希望本文能引起工程師們的注意,如果能有意識地利用這些原則指導日后的設計工作,將取得事半功倍的效果! 乒乓操作
  • 關(guān)鍵字: FPGA  嵌入式  

大型設計中FPGA的多時(shí)鐘策略

  •   利用FPGA 實(shí)現大型設計時(shí),可能需要FPGA 具有以多個(gè)時(shí)鐘運行的多重數據通路,這種多時(shí)鐘FPGA 設計必須特別小心,需要注意最大時(shí)鐘速率、抖動(dòng)、最大時(shí)鐘數、異步時(shí)鐘設計和時(shí)鐘/數據關(guān)系。設計過(guò)程中最重要的一步是確定要用多少個(gè)不同的時(shí)鐘,以及如何進(jìn)行布線(xiàn),本文將對這些設計策略深入闡述。   FPGA 設計的第一步是決定需要什么樣的時(shí)鐘速率,設計中最快的時(shí)鐘將確定FPGA 必須能處理的時(shí)鐘速率。最快時(shí)鐘速率由設計中兩個(gè)觸發(fā)器之間一個(gè)信號的傳輸時(shí)間P 來(lái)決定,如果P 大于時(shí)鐘周期T,則當信號在一個(gè)觸發(fā)
  • 關(guān)鍵字: FPGA  嵌入式  

自適應算術(shù)編碼的FPGA實(shí)現

  •   算術(shù)編碼是一種無(wú)失真的編碼方法,能有效地壓縮信源冗余度,屬于熵編碼的一種。算術(shù)編碼的一個(gè)重要特點(diǎn)就是可以按分數比特逼近信源熵,突破了Haffman編碼每個(gè)符號只不過(guò)能按整數個(gè)比特逼近信源熵的限制。對信源進(jìn)行算術(shù)編碼,往往需要兩個(gè)過(guò)程,第一個(gè)過(guò)程是建立信源概率表,第二個(gè)過(guò)程是對信源發(fā)出的符號序列進(jìn)行掃描編碼。而自適應算術(shù)編碼在對符號序列進(jìn)行掃描的過(guò)程中,可一次完成上述兩個(gè)過(guò)程,即根據恰當的概率估計模型和當前符號序列中各符號出現的頻率,自適應地調整各符號的概率估計值,同時(shí)完成編碼。盡管從編碼效率上看不如已
  • 關(guān)鍵字: FPGA  嵌入式  

HDLC控制協(xié)議的FPGA設計與實(shí)現

  • 設計了一種基于FPGA的HDLC協(xié)議控制系統?該系統可有效利用FPGA片內硬件資源,無(wú)需外圍電路,高度集成且操作簡(jiǎn)單。重點(diǎn)對協(xié)議的CRC校驗及“0”比特插入模塊進(jìn)行了介紹,給出了相應的VHDL代碼及功能仿真波形圖。
  • 關(guān)鍵字: HDLC  FPGA  控制協(xié)議    

基于FPGA和USB的高速數據傳輸、記錄及顯示系統

  • 提出了一種基于FPGA和USB的高速數據傳輸、記錄及顯示系統的設計方案,并對其中的低電壓差分信號(LVDS)傳輸方式、FPGA功能模塊以及USB傳輸模塊等進(jìn)行了介紹。
  • 關(guān)鍵字: FPGA  USB  高速數據傳輸  記錄    

基于FPGA的數字復接系統幀同步器設計與實(shí)現

  • 介紹了應用FPGA技術(shù)進(jìn)行幀同步器設計的實(shí)現原理、系統框圖及設計中需要注意的問(wèn)題,給出了用VHDL描述的幾個(gè)模塊的源代碼。
  • 關(guān)鍵字: FPGA  數字復接  系統  幀同步器    
共6433條 423/429 |‹ « 420 421 422 423 424 425 426 427 428 429 »

現場(chǎng)可編程門(mén)陣列(fpga)介紹

您好,目前還沒(méi)有人創(chuàng )建詞條現場(chǎng)可編程門(mén)陣列(fpga)!
歡迎您創(chuàng )建該詞條,闡述對現場(chǎng)可編程門(mén)陣列(fpga)的理解,并與今后在此搜索現場(chǎng)可編程門(mén)陣列(fpga)的朋友們分享。    創(chuàng )建詞條
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>