EEPW首頁(yè) >>
主題列表 >>
builder
builder 文章 進(jìn)入builder技術(shù)社區
基于DSP Builder的CIC梳狀濾波器的設計
- 摘要:CIC梳狀濾波器具有結構簡(jiǎn)單、規整,占用存儲量小,不需要乘法器,實(shí)現簡(jiǎn)單且速度高等特點(diǎn),在高速抽取或插值系統應用廣泛。采用DSP Builder軟件工具,在Simulink平臺上構建了一級4階CIC梳狀濾波器仿真模型,通
- 關(guān)鍵字: DSP Builder FPGA CIC梳狀濾波器 仿真模型
基于FPGA和DDS的數字調制信號發(fā)生器設計與實(shí)現
- 為了提高數字調制信號發(fā)生器的頻率準確度和穩定度,并使其相關(guān)技術(shù)參數靈活可調,提出了基于FPGA和DDS技術(shù)的數字調制信號發(fā)生器設計方法。利用Matlab/Simulink、DSP Builder、QuartusⅡ3個(gè)工具軟件,進(jìn)行基本DDS建模,然后在DDS模塊的基礎上,通過(guò)單片機等電路組成的控制單元的邏輯控制作用,根據通信系統中數字調制方式的基本原理,設計并實(shí)現了數字調制信號發(fā)生器,從而實(shí)現二進(jìn)制頻移鍵控(2FSK)、二進(jìn)制相移鍵控(2PSK)和二進(jìn)制幅移鍵控(2ASK)3種基本的二進(jìn)制數字調制。所得
- 關(guān)鍵字: 數字調制信號 直接數字頻率合成器 FPGA DSP Builder
基于 DSP Builder 的行車(chē)道檢測的實(shí)現
- 通過(guò)對攝像頭讀入的道路白線(xiàn)圖像進(jìn)行灰度變換,再檢測出白線(xiàn)的邊緣,這是實(shí)現智能車(chē)自動(dòng)導航和輔助導航的基礎。行車(chē)道檢測系統可以應用于智能車(chē)的防撞預警和控制。該系統設計重點(diǎn)是邊緣檢測電路的設計。邊緣檢測電路
- 關(guān)鍵字: DSP Builder 行車(chē)道 檢測
基于A(yíng)ltera FPGA無(wú)操作系統的LWIP移植
- 基于A(yíng)ltera FPGA無(wú)操作系統的LWIP移植, 由于環(huán)境的特殊性,不僅要求設備具有較高的性能,也對設備的體積功耗等提出了嚴格的要求。為增加系統運行的可靠性,硬件設備需盡可能的緊湊。在滿(mǎn)足系統運行需求的前提下,硬件中分立元件越少越好?;诂F場(chǎng)可編程門(mén)
- 關(guān)鍵字: SOPC Builder NiosⅡ LWIP
基于C++Builder的串口數據實(shí)時(shí)曲線(xiàn)繪制的實(shí)現
- 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò )家園
- 關(guān)鍵字: C++Builder 實(shí)時(shí)曲線(xiàn)繪制 MSComm串行通信控件
基于Matlab/DSP Builder任意波形信號發(fā)生器的兩種設計

- 基于Matlab/DSP Builder任意波形信號發(fā)生器的兩種設計,根據傳統型任意波形信號發(fā)生器和基于DDS任意波形信號發(fā)生器的設計原理,采用Matlab/DSP Builder的建模方法,在DSP Builder平臺上完成兩種原理的系統建模和仿真,并用SignalCompiler工具對模型進(jìn)行編譯,產(chǎn)生QuartusⅡ能夠識別的VHDL源程序,并通過(guò)FPGA芯片EP2C8Q208C來(lái)實(shí)現,最后用SignalTapⅡ進(jìn)行硬件測試。經(jīng)系統仿真和硬件測試,證明兩種設計方法的正確性。比較傳統的硬件描述語(yǔ)言建模
- 關(guān)鍵字: 波形 信號發(fā)生器 設計 任意 Builder Matlab DSP 基于
帶寬自適應全數字鎖相環(huán)的設計與實(shí)現
- 關(guān)鍵字: DSP-Builder 帶寬自適應 PI控制 全數字鎖相環(huán)
基于DSP Builder的帶寬自適應全數字鎖相環(huán)的設計與實(shí)現

- 提出一種設計全數字鎖相環(huán)的新方法,采用基于PI控制算法的環(huán)路濾波器,在分析模擬鎖相環(huán)系統的數學(xué)模型的基礎上,建立了帶寬自適應全數字鎖相環(huán)的數學(xué)模型。使用DSP Builder在Matlab/Simulink環(huán)境下搭建系統模型,并采用FPGA實(shí)現了硬件電路。軟件仿真和硬件測試的結果證明了該設計的正確性和易實(shí)現性。該鎖相環(huán)具有鎖頻速度快、頻率跟蹤范圍寬的特點(diǎn)。同時(shí),系統設計表明基于DSP Builder的設計方法可縮短設計周期,提高設計的靈活性。
- 關(guān)鍵字: 相環(huán) 設計 實(shí)現 數字 適應 DSP Builder 帶寬 基于
builder介紹
您好,目前還沒(méi)有人創(chuàng )建詞條builder!
歡迎您創(chuàng )建該詞條,闡述對builder的理解,并與今后在此搜索builder的朋友們分享。 創(chuàng )建詞條
歡迎您創(chuàng )建該詞條,闡述對builder的理解,并與今后在此搜索builder的朋友們分享。 創(chuàng )建詞條
相關(guān)主題
熱門(mén)主題
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì )員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
