從技術(shù)到應用 深入分析什么才是好CPU

本文引用地址:http://dyxdggzs.com/article/95642.htm
在Netburst時(shí)代,Intel與AMD兩大巨頭均熱衷于不斷地提升CPU的主頻,以獲得更高的處理性能,但是到后期,更高的頻率對于性能的提升越來(lái)越小,特別是其還帶來(lái)的發(fā)熱、功耗越來(lái)越大的問(wèn)題,已經(jīng)制約了CPU的發(fā)展。在這種情況下,Intel改而采用Core架構,通過(guò)改善CPU架構來(lái)提升處理性能,從而放棄了多年的頻率之爭!而從奔騰D時(shí)代開(kāi)始,雙核開(kāi)始成為了高端燒友的目標,而后在Core架構時(shí)代,雙核成為了主流的選擇,而三核、四核亦開(kāi)始普及,消費者對于CPU的選擇標準已經(jīng)從單純的頻率,轉移到了核心的數量、以及架構的優(yōu)劣。那么,在目前的情況下,什么樣才是最優(yōu)秀的CPU呢?相信很多人對此還有疑惑,下面,我們就帶大家一起來(lái)了解一下,一款優(yōu)秀的CPU,其應該擁有什么樣的配備呢。
二、架構決定性能,同為45nm亦有區別
對于CPU而言,最重要的莫過(guò)于其所采用的架構。從目前來(lái)看,Intel的Core微架構無(wú)疑是最強的。
Core微架構是Intel的以色列設計團隊在Yonah微架構基礎之上改進(jìn)而來(lái)的新一代微架構。其最顯著(zhù)的變化在于在各個(gè)關(guān)鍵部分進(jìn)行強化。為了提高兩個(gè)核心的內部數據交換效率采取共享式二級緩存設計,2個(gè)核心共享高達4MB的二級緩存。其內核采用較短的14級有效流水線(xiàn)設計,每個(gè)核心都內建32KB一級指令緩存與32KB一級數據緩存,2個(gè)核心的一級數據緩存之間可以直接傳輸數據。每個(gè)核心內建4組指令解碼單元,支持微指令融合與宏指令融合技術(shù),每個(gè)時(shí)鐘周期最多可以解碼5條X86指令,并擁有改進(jìn)的分支預測功能。每個(gè)核心內建5個(gè)執行單元子系統,執行效率頗高。加入對EM64T與SSE4指令集的支持。由于對EM64T的支持使得其可以擁有更大的內存尋址空間,彌補了Yonah的不足。
評論