英特爾向AMD學(xué)習 將放棄現有芯片設計理念
周四,英特爾公司企業(yè)技術(shù)集團的新任負責人賈斯廷在接受采訪(fǎng)時(shí),詳述了2015年左右即將推出的芯片的設計理念。英特爾公司與芯片產(chǎn)業(yè)的多數廠(chǎng)商一樣,都視多內核為提高未來(lái)芯片性能的途徑。賈斯廷稱(chēng),英特爾公司要通過(guò)在芯片上集成更多的功能,改變芯片的某些設計來(lái)確保芯片能為多個(gè)處理器內核提供足夠帶寬。
英特爾公司正在開(kāi)發(fā)的一款試驗性的芯片設計是在處理器緩沖中直接集成一個(gè)PC或服務(wù)器網(wǎng)絡(luò )控制器,加快信息由計算機外部到芯片的傳輸速度,解決系統的瓶頸問(wèn)題。賈斯廷稱(chēng),已將這一項目的一些早期成果應用在了英特爾的I/O加速技術(shù)中,向I/O分配更多的處理資源,從而從根本上提高了英特爾芯片的I/O性能。代號為Dempsey的首款英特爾雙內核至強芯片中將用到該技術(shù)。
賈斯廷稱(chēng),為提高系統的總體性能,多內核芯片與內存和圖形芯片的連接通道要更快。英特爾將在未來(lái)10年內,在一些芯片中集成內存控制器和圖形控制器,這一理念與其現有的設計理念大不相同。
分析人士和客戶(hù)曾力勸英特爾推出多內核芯片時(shí)放棄前端總線(xiàn)技術(shù)。英特爾的現有芯片設計中,是芯片組上的內存控制器來(lái)完成處理器和系統內存之間的交互任務(wù),該內存控制器以400MHz-1066MHz的速度向處理器提供數據。多年來(lái),這一設計使英特爾受益匪淺,但隨著(zhù)多內核時(shí)代的到來(lái),就要求有更大的內存帶寬。
為解決系統瓶頸,AMD公司在Opteron、Athlon 64處理器上集成了內存控制器。測試結果顯示,在運行內存敏感的應用軟件時(shí),系統性能有較大幅度的提高。
賈斯廷稱(chēng),隨著(zhù)英特爾推出0.045微米和0.032微米的制造工藝,就會(huì )開(kāi)始應用這些設計。預計英特爾會(huì )在2007年和2009年推出這兩種制造工藝。
評論