摩爾定律“拯救者”?爆紅的Chiplet究竟是一種什么技術(shù)
通用互連的Chiplet要真正實(shí)現可能還需要幾年時(shí)間,但不管怎樣,這代表了未來(lái)芯片發(fā)展的一個(gè)方向
本文引用地址:http://dyxdggzs.com/article/202208/437714.htm半導體產(chǎn)業(yè)鏈全線(xiàn)上漲之際,Chiplet概念引發(fā)市場(chǎng)熱議。
8月9日,Chiplet概念股在尾盤(pán)階段經(jīng)歷資金的明顯回流,板塊個(gè)股中,大港股份(002077)已經(jīng)歷六連板,通富微電(002156)三連板,深科達當天漲幅超10%,蘇州固锝(002079)、文一科技(600520)、氣派科技漲停,芯原股份、晶方科技(603005)、寒武紀、中京電子(002579)漲超5%。
Chiplet并不是一個(gè)新鮮的概念。研究機構Gartner分析師盛陵海對第一財經(jīng)記者表示,臺積電和英特爾較早就已經(jīng)開(kāi)發(fā)了相應的技術(shù),但是早年的技術(shù)成本還是較高?!暗驗槭窍冗M(jìn)技術(shù),所以有很大的想象空間?!?/p>
在機構看來(lái),隨著(zhù)芯片制程的演進(jìn),由于設計實(shí)現難度更高,流程更加復雜,芯片全流程設計成本大幅增加,“摩爾定律”日趨放緩。在此背景下,Chiplet被業(yè)界寄予厚望,或將從另一個(gè)維度來(lái)延續摩爾定律的“經(jīng)濟效益”。
什么是Chiplet技術(shù)?
Chiplet通常被翻譯為“粒芯”或“小芯片”。單從字面意義上可以理解為更為“粒度更小的芯片”。它是一種在先進(jìn)制程下提升芯片的集成度,從而在不改變制程的前提下提升算力,并保證芯片制造良品率的一種手段。
現代芯片制造工藝可以被視為一個(gè)無(wú)限追求摩爾定律極限的過(guò)程,而當芯片的工藝制成突破28nm以下時(shí),傳統的平面晶體管結構便完全不能支撐進(jìn)一步的微縮,而業(yè)界對此的應對措施當然也很直接——改結構。
2011年初,英特爾推出了一種基于FinFET(鰭式場(chǎng)效應晶體管)的商用芯片,將其使用在22nm節點(diǎn)的工藝上。隨后,臺積電等半導體代工廠(chǎng)也紛紛開(kāi)始推出自己的FinFET芯片。到2012年,FinFET的應用已開(kāi)始向20nm節點(diǎn)和14nm節點(diǎn)推進(jìn)。
此后為了突破平面晶體管結構的支撐限制,GAAFET技術(shù)、MBCFET技術(shù)也相繼問(wèn)世,將現代芯片制造一步步推向摩爾定律的極限??呻S著(zhù)工藝制成邁入10nm級別,芯片制造商才真正遇到了讓其“頭疼”的問(wèn)題。
不斷逼近物理極限的晶體管加工早已讓現有的光刻技術(shù)“不堪重負”。一味地追求極限地微縮讓芯片生產(chǎn)中出現地工藝誤差和加工缺陷越來(lái)越嚴重。這反應到產(chǎn)品上便是芯片的成品率下降和器件的故障率升高。對此,傳統的解決方案是繼續加大投資,改善工藝,加強品控,但物理極限的天花板并不是巨量投資能夠突破的。
在這樣的背景下,研究人員給出了新的思路,既然缺陷無(wú)法避免,那么就想辦法將缺陷“擊中”的裸芯控制在一個(gè)較低的比率上。
換句話(huà)說(shuō),在缺陷“密度”確定的情況下,裸芯的面積越小,沒(méi)有被缺陷“擊中”的裸芯就越多。所以將大芯片切割成為小芯片(Chiplet)就變成了業(yè)界提升芯片良品率的一種選擇,或者說(shuō)是目前為止較好的一種選擇。
舉例來(lái)說(shuō),在一顆7nm工藝制程的芯片中,一些次要的模塊可以用如22nm的較低的工藝制程做成Chiplet,再“拼裝”至7nm芯片上,原理如同搭積木一樣,這樣可以減少對7nm工藝制程的依賴(lài)。Chiplet模式也是在摩爾定律趨緩下的半導體工藝發(fā)展方向之一。
海外芯片巨頭構建Chiplet標準聯(lián)盟
到目前為止AMD、英特爾以及臺積電等多家國際頭部芯片設計企業(yè)和多家中國芯片設計企業(yè)都曾表明或已經(jīng)實(shí)現在產(chǎn)品中導入 Chiplet 設計。
據公開(kāi)資料顯示,華為于2019年推出了基于Chiplet技術(shù)的7nm鯤鵬920處理器。AMD今年3月推出了基于臺積電3D Chiplet封裝技術(shù)的第三代服務(wù)器處理芯片,蘋(píng)果則推出了采用臺積電CoWos-S橋接工藝的M1 Ultra芯片。
早在2015年,AMD在放棄芯片制造多年后,表示希望通過(guò)推出“小芯片”來(lái)奪回英特爾主導的服務(wù)器芯片市場(chǎng)。AMD高級副總裁塞繆爾·納夫齊格(Samuel Naffziger) 在談到公司當時(shí)的計劃時(shí)稱(chēng):“我們在芯片設計方面只有一顆子彈可以射中?!彼傅木褪荂hiplet。
與將大量功能打包到一塊大的硅片上不同,AMD選擇將旗艦芯片分成四個(gè)獨立的部分,并將它們拼接在一起。
“如果沒(méi)有支持小芯片的技術(shù),那么未來(lái)芯片的生產(chǎn)制造將變得過(guò)于昂貴,并且難以繼續提供計算能力的飛躍。從長(cháng)遠來(lái)看,那些較舊的芯片設計也將消耗過(guò)多的功率,在經(jīng)濟上不可行?!币晃毁Y深業(yè)內人士告訴第一財經(jīng)記者。
通過(guò)這種“小芯片”的設計思路,AMD降低了40%的制造成本。帶來(lái)的直接好處是,AMD可以更加靈活地銷(xiāo)售服務(wù)器芯片,根據需要添加和移除小芯片,并能針對不同的功能選項制定不同服務(wù)器芯片的價(jià)格區間。
開(kāi)發(fā)Chiplet是AMD最成功的戰略之一,并幫助AMD的收入從2015年的40億美元增長(cháng)到去年的164億美元。
今年3月,英特爾、AMD、ARM、高通、臺積電、三星、日月光等芯片廠(chǎng)商與Google 云、Meta、微軟等科技巨頭還共同成立了Chiplet標準聯(lián)盟,正式推出了通用Chiplet的高速互聯(lián)標準“UCIE”,旨在定義一個(gè)開(kāi)放的、可互操作的標準,用于將多個(gè)Chiplet通過(guò)先進(jìn)封裝的形式組合到一個(gè)封裝中。
在理想情況下,UCIE標準將允許芯片制造商混合和匹配使用不同制造工藝技術(shù)的芯片,并由不同公司制造成內置在單個(gè)封裝內的產(chǎn)品。這意味著(zhù)將美光制造的存儲芯片、AMD制造的CPU芯片和高通制造的無(wú)線(xiàn)調制解調器將可以組裝在一起,這將可以大大提高性能,同時(shí)節省大量電力。
業(yè)內人士對第一財經(jīng)記者表示,這種通用互連的Chiplet要真正實(shí)現可能還需要幾年時(shí)間。但不管怎樣,這代表了未來(lái)芯片發(fā)展的一個(gè)方向。
行業(yè)挑戰在哪兒?
根據研究機構Omdia的報告,到2024年,采用Chiplet處理器芯片的全球市場(chǎng)規模將達58億美元,到2035年,這一規模有望達到570億美元。Chiplet主要適用于大規模計算和異構計算,未來(lái)有望率先應用于數據中心應用處理器、自動(dòng)駕駛等領(lǐng)域。
盡管市場(chǎng)前景充滿(mǎn)想象,但也有部分公司對此技術(shù)路徑保持謹慎態(tài)度。
“SOC(片上系統)做不了的,比如DRAM和XPU的集成,用Chiplet的設計正合適,現在關(guān)鍵的問(wèn)題還是成本,所以目前的主要應用領(lǐng)域還是局限于高性能計算機?!币晃粐鴥葟氖翪hiplet技術(shù)開(kāi)發(fā)的企業(yè)負責人告訴第一財經(jīng)記者。
英偉達副總裁伊恩·巴克(Ian Buck)則稱(chēng),五年多前,英偉達遇到了光掩膜問(wèn)題,也被稱(chēng)為標線(xiàn)限制(光掩膜無(wú)法打印大于850平方毫米的芯片),但該公司并沒(méi)有選擇Chiplet的解決方案。
部分原因是由于英偉達的GPU運行方式與CPU具有本質(zhì)的不同。英偉達的芯片使用數千個(gè)計算內核一次執行大量相對簡(jiǎn)單的計算,為了在不采用“小芯片”方法的情況下應對光掩膜尺寸的限制,英偉達將精力集中在構建所謂的“超級芯片”上。
除了技術(shù)路徑和原有賽道的偏離,對于國內廠(chǎng)商而言,發(fā)展Chiplet的挑戰在于總體生態(tài)。
一位正在投資國內Chiplet產(chǎn)業(yè)的企業(yè)創(chuàng )業(yè)者告訴第一財經(jīng)記者:“Chiplet在國內的生態(tài)還沒(méi)建立,也是很有挑戰的一項工作。所涉及的幾項核心技術(shù),如芯片設計、EDA/IP、封裝技術(shù)或者缺失或者處于技術(shù)發(fā)展初期。國內單一芯片技術(shù)多數很很不成熟,例如CPU和EDA,要形成協(xié)同發(fā)展和產(chǎn)業(yè)生態(tài)就更難了。一方面需要繼續進(jìn)行大量的投資和技術(shù)研發(fā),另一方面我們也應該積極參與國際上Chiplet相關(guān)的聯(lián)盟,與國際接軌,在制定標準方面先占據一席之地?!?/p>
評論