臺積電5nm 估2019年完成技術(shù)驗證
臺積電物聯(lián)網(wǎng)業(yè)務(wù)開(kāi)發(fā)處資深處長(cháng)王耀東表示,未來(lái)臺積電成長(cháng)動(dòng)能來(lái)自于高階智慧型手機、高效運算晶片、物聯(lián)網(wǎng)及車(chē)用電子。而臺積電在10奈米技術(shù)開(kāi)發(fā)如預期,今年底可以進(jìn)入量產(chǎn),第一個(gè)采用10奈米產(chǎn)品已達到滿(mǎn)意良率,目前已經(jīng)有三個(gè)客戶(hù)產(chǎn)品完成設計定案,預期今年底前還有更多客戶(hù)會(huì )完成設計定案,該產(chǎn)品在明年第1季開(kāi)始貢獻營(yíng)收,且在2017年快速提升量產(chǎn)。
本文引用地址:http://dyxdggzs.com/article/201609/296937.htm7奈米部分,臺積電該部分進(jìn)度優(yōu)異,7奈米在PPA及進(jìn)展時(shí)程均領(lǐng)先競爭對手,兩個(gè)應用平臺高階智慧型手機及高效運算晶片客戶(hù)都積極采用臺積電7奈米先進(jìn)制程技術(shù),且都有積極設計定案計畫(huà),預計在2017年上半年可完成,然后于2018年第1季進(jìn)入量產(chǎn)。
臺積電在5奈米技術(shù)開(kāi)發(fā)在今年年初進(jìn)行,5奈米將采用EUV極紫光技術(shù)來(lái)增進(jìn)設計線(xiàn)路密度,簡(jiǎn)化制造程序,同時(shí)降低生產(chǎn)成本,因此,5奈米的邏輯技術(shù)密度是7奈米的1.9倍,而5奈米風(fēng)險量產(chǎn)技術(shù)驗證會(huì )在2019年上半年完成,5奈米與7奈米技術(shù)演進(jìn)維持2年差距。
評論