DSP芯片的Flash存儲器的在線(xiàn)編程方式
在嵌入式系統中,為了實(shí)現程序的脫機自動(dòng)運行,程序往往固化在電可擦除的Flash存儲器中。要實(shí)現一個(gè)嵌入式系統的帶電脫機運行,在線(xiàn)編程就成為嵌入式系統開(kāi)發(fā)過(guò)程的必經(jīng)之路。由于在線(xiàn)編程涉及到硬件和軟件方面的內容,因此要從頂層設計和系統的角度來(lái)考慮在線(xiàn)編程。硬件設計要為軟件設計作鋪墊,盡可能簡(jiǎn)化軟件設計。
本文引用地址:http://dyxdggzs.com/article/148916.htm本文以TI公司的DSP芯片TMS320C6711D和AMD公司的4 Mb Flash存儲器AM29LV400B為例來(lái)介紹兩種在線(xiàn)編程方式。
1.1 以Ready信號作為硬件握手
帶有Ready信號的TMS320C6711D的EMIF(Exterhal Memory InteRFace)接口與Flash存儲器AM29LV400B的硬件連接如圖1所示。由于A(yíng)M29LV-400B輸出的就緒信號/忙信號()為OD(漏極開(kāi)路)輸出,需要在該信號上加上拉電阻并連接到VCC。

1.2 采用無(wú)Ready硬件連接的軟件握手
不帶Ready信號的TMS320C6711D與Flash存儲器AM29LV400B的硬件連接如圖2所示。

2 軟件設計
2.1 帶有硬件握手的軟件設計
帶有Ready信號連接的Flash存儲器編程時(shí)序如圖3所示。Flash的就緒信號/忙信號()輸出為低電平時(shí),表明Flash正忙,處于編程或擦除狀態(tài)。由于DSP與Flash存儲器采用Ready/Busy信號作為硬件握手信號,當Ready/Busy信號為低電平時(shí),CPU在總線(xiàn)時(shí)序上插入等待周期,直到Ready/Busy信號解除(為高電平)。在Ready信號為低電平期間,由于CPU處于等待狀態(tài),程序被暫停執行,因此不需要通過(guò)軟件來(lái)判斷Flash存儲器的編程或擦除狀態(tài)。

存儲器相關(guān)文章:存儲器原理
評論