<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> designware ddr

8位1.0GSPS ADC芯片MXT2001原理與應用

  • 高速模數轉換器(ADC)被廣泛運用在高速測試設備,高速雷達,衛星接收機,高速成像系統,高速存儲設備等領(lǐng)域,作為模擬信號與數字信號的接口發(fā)揮著(zhù)重要的作用。目前,隨著(zhù)我國信息化技術(shù)的不斷深入,主流的電子產(chǎn)品加速由MHz頻段向GHz頻段推進(jìn),迫切需要采樣率為1GSPS以上的高速采樣ADC,以滿(mǎn)足不斷提高的系統速度和實(shí)時(shí)采樣要求。
  • 關(guān)鍵字: ADC  GSPS  MXT2001  模擬信號  DDR  201311  

最大限度地減小汽車(chē) DDR 電源中的待機電流

  • 當您打開(kāi)一部筆記本電腦或者智能手機時(shí),會(huì )料到其啟動(dòng)需要等待一點(diǎn)時(shí)間,但是當您啟動(dòng)車(chē)輛時(shí),就不太會(huì )有那么大的...
  • 關(guān)鍵字: DDR  電源  待機電流  

電路端接的作用

  • 端接,是我們在電路中經(jīng)常用到的。在高速電路中,端接顯得尤其重要。如果在電路設計的時(shí)候沒(méi)有進(jìn)行正確的端接,嚴重的可能造成電路完全不能工作。今天就來(lái)說(shuō)說(shuō)端接這點(diǎn)事。
  • 關(guān)鍵字: 端接  PCB  電阻  DDR  

泰克推出面向DDR4、DDR3和DDR3L內存的實(shí)時(shí)一致性分析儀

  • 測試、測量及監測儀器的全球領(lǐng)導廠(chǎng)商—泰克公司日前宣布,推出實(shí)時(shí)內存執行驗證解決方案,以提供針對JEDEC DDR4、DDR3和DDR3L內存標準的更快速協(xié)議、性能及一致性分析。
  • 關(guān)鍵字: 泰克  分析儀  DDR  

Teledyne升級DDR協(xié)議分析儀

  • Teledyne LeCroy,協(xié)議分析儀的全球領(lǐng)導者,升級了Kibra 480 DDR協(xié)議分析儀平臺,增加了排查問(wèn)題的創(chuàng )新功能,有助于增加DRAM的可靠性。新的DRAM行(Row)使用報告專(zhuān)門(mén)用來(lái)識別過(guò)多的ACTIVATE命令,這類(lèi)命令過(guò)多可能導致相鄰行的誤碼。
  • 關(guān)鍵字: Teledyne  分析儀  SSD  DDR  

先進(jìn)高速傳輸接口及高速DDR存儲器技術(shù)

  • 當今的IC設計大幅增加了許多功能,必須運用既有的驗證有效IP組件,以滿(mǎn)足上市前置時(shí)間的要求。但是,由于功能要求...
  • 關(guān)鍵字: 接口    DDR    存儲器  

一種基于FPGA的DDR SDRAM控制器的設計

  • 摘要 對DDR SDRAM的基本工作特性以及時(shí)序進(jìn)行了分析與研究,基于FPGA提出了一種通用的DDRSDRAM控制器設計方案。在Modelaim上通過(guò)了軟件功能仿真,并在FPGA芯片上完成了硬件驗證。結果表明,該控制器能夠較好地完成DD
  • 關(guān)鍵字: 控制器  設計  SDRAM  DDR  FPGA  基于  

閃存出錯:軟件錯誤還是電源電壓故障(上)?

  • 答案:兩個(gè)都是!閃存通常用于存儲嵌入式系統的固件。有時(shí)候,在某些系統的閃存中存儲的固件意外出錯,導致系統無(wú)法在上電后正常啟動(dòng)。閃存出錯通常與軟件錯誤有關(guān)。然而,工程師們也普遍認同電源循環(huán)測試或者裕度測試增加了閃存出錯的可能性。當板上使用復雜的ASIC或SoC越多,閃存出錯的問(wèn)題就會(huì )更嚴重。
  • 關(guān)鍵字: 嵌入式  CPU  DDR  

將芯片互連方式從導線(xiàn)連接改為倒裝連接,可擴大DDR應用的帶寬

  • 雙數據速率(DDR)接口在時(shí)鐘信號的上升沿和下降沿傳送數據,這種方法已經(jīng)用來(lái)實(shí)現DDR、SDRAM、微處理器前端總線(xiàn)、Ultra-3 SCSI、AGP總線(xiàn)等的通信鏈路。在每個(gè)周期中,數據在時(shí)鐘的上升沿和下降沿采樣,最高數據傳輸速率一般是時(shí)鐘頻率的2倍。
  • 關(guān)鍵字: DDR  微處理器  數據傳輸  

安捷倫推出業(yè)界最高性能的混合信號示波器

  • 安捷倫科技公司(NYSE:A)日前宣布為其屢獲殊榮的 Infiniium 90000 X 系列示波器增添業(yè)界最高性能的混合信號示波器(MSO)功能。安捷倫不但推出了 6 種最新 MSO 型號,同時(shí)發(fā)布了13-GHz 帶寬的DSO 和 DSA 型號,進(jìn)一步擴展了 X 系列示波器。
  • 關(guān)鍵字: 安捷倫  示波器  DDR  

平板亮點(diǎn)-幀像技術(shù)全接觸

  • “幀像”技術(shù)是康佳平板電視在圖象顯示領(lǐng)域的革命性突破,“幀像”技術(shù)的基本原理是在刷新頻率為120HZ的屏幕...
  • 關(guān)鍵字: DDR    平板電視  幀像技術(shù)  

針對DDR2-800和DDR3的PCB信號完整性設計

  • 摘要   本文章主要涉及到對DDR2和DDR3在設計印制線(xiàn)路板(PCB)時(shí),考慮信號完整性和電源完整性的設計事項,這些是具有相當大的挑戰性的。文章重點(diǎn)是討論在盡可能少的PCB層數,特別是4層板的情況下的相關(guān)技術(shù),其中
  • 關(guān)鍵字: DDR3  DDR  800  PCB    

用Xilinx FPGA實(shí)現DDR SDRAM控制器

  • 1 引言在高速信號處理系統中, 需要緩存高速、大量的數據, 存儲器的選擇與應用已成為系統實(shí)現的關(guān)鍵所在。DDR SDRAM是一種高速CMOS、動(dòng)態(tài)隨機訪(fǎng)問(wèn)存儲器, 它采用雙倍數據速率結構來(lái)完成高速操作。SDR SDRAM一個(gè)時(shí)鐘周
  • 關(guān)鍵字: Xilinx  SDRAM  FPGA  DDR    

基于FPGA 的DDR SDRAM控制器在高速數據采集系統中

  • 實(shí)現數據的高速大容量存儲是數據采集系統中的一項關(guān)鍵技術(shù)。本設計采用Altera 公司Cyclone系列的FPGA 完成了對DDR SDRAM 的控制,以狀態(tài)機來(lái)描述對DDR SDRAM 的各種時(shí)序操作,設計了DDR SDRAM 的數據與命令接口。用控
  • 關(guān)鍵字: SDRAM  FPGA  DDR  控制器    

新思科技28納米DesignWare IP贏(yíng)得第100項設計

  •   全球領(lǐng)先的電子器件和系統設計、驗證和制造軟件及知識產(chǎn)權(IP)供應商新思科技公司(Synopsys, Inc., 納斯達克股票市場(chǎng)代碼:SNPS)日前宣布: 該公司針對多家領(lǐng)先的晶圓代工廠(chǎng)優(yōu)化的28納米工藝DesignWare IP已贏(yíng)得第100項設計。其經(jīng)過(guò)芯片生產(chǎn)驗證的28納米產(chǎn)品組合由多種廣泛使用的IP組成,包括用于USB、PCI Express、SATA、HDMI、DDR、MIPI的數?;旌夏K,以及數據轉換器、音頻編解碼器、嵌入式存儲器和邏輯庫,其中已有數千萬(wàn)芯片單元在客戶(hù)產(chǎn)品中使用。Syn
  • 關(guān)鍵字: Synopsys  DesignWare  
共109條 4/8 |‹ « 1 2 3 4 5 6 7 8 »
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>