<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> cpld/ppga

基于CPLD的DSP與聲卡的接口技術(shù)

  • 基于CPLD的DSP與聲卡的接口技術(shù),1引言使用復雜可編程邏輯器件(CPLD)可提高系統集成度、降低噪聲、增強系統可靠性并降低成本,同時(shí)它不僅具有電擦除特性,而且出現了邊緣掃描及在線(xiàn)編程等高級特性,因而可用于狀態(tài)機、同步、譯碼、解碼、計數、總線(xiàn)接
  • 關(guān)鍵字: 接口  技術(shù)  聲卡  DSP  CPLD  基于  

CPLD在DSP系統中的應用設計

  • 摘 要: 以Altera公司MAX7000系列為代表,介紹了CPLD在DSP系統中的應用實(shí)例。該方案具有一定的普遍適用性。
    關(guān)鍵詞: RESET BOOT HPI CPLD的延時(shí) 時(shí)序 DSP的速度較快,要求譯碼的速度也必須較快。利用
  • 關(guān)鍵字: CPLD  DSP  系統  中的應用    

單片機+CPLD的多路精確延時(shí)控制系統

  • 1 引言
    現代控制系統中控制對象可能是復雜、分散的,而且往往是并行、獨立工作的,但整體上它們是相互關(guān)聯(lián)的有機組合。因此,控制信號的時(shí)序邏輯則要求更加精確。CPLD單片機為控制系統提供了技術(shù)支持,由CPLD和
  • 關(guān)鍵字: 控制系統  延時(shí)  精確  CPLD  單片機  

利用P89C669的23 b的線(xiàn)性地址并采用CPLD外部擴展

  • 利用P89C669的23 b的線(xiàn)性地址并采用CPLD外部擴展,采用CPLD增強單片機P89C669外部設備擴展能力 2007.08.15 來(lái)自:現代電子技術(shù) P89C669是PHILIPS半導體一款51MX(存儲器擴展)內核的微處理器,其指令執行速度2倍于標準的80C51器件,線(xiàn)性地址經(jīng)擴展后可支持高達8 MB的
  • 關(guān)鍵字: CPLD  外部  擴展  采用  地址  P89C669  線(xiàn)性  利用  

CPLD的串口通信設計

  • 一、硬件電路設計  本文選用CPLD 是ALTERA 公司的EPM240T100,結合MAX232 接口芯片進(jìn)行串口通信設計,框圖如下圖1 所示?! ?  圖1 CPLD串口通信模塊硬件設計  二、VHDL程序模塊設計及描述  使用VHDL 對CPL
  • 關(guān)鍵字: 設計  通信  串口  CPLD  

CPLD為控制核心16位高精度數字電壓表設計

  •   本系統是用CPLD實(shí)現的智能數字電壓表。隨著(zhù)EDA技術(shù)的廣泛應用,CPLD已成為現代數字系統設計的主要手段,CPLD目前正朝著(zhù)更高速、更高集成度、更強功能和更靈活的方向發(fā)展。

  • 關(guān)鍵字: 電壓表  設計  數字  高精度  控制  核心  CPLD  

基于CPLD和VS1011E解碼器的電梯語(yǔ)音系統設計

  •   語(yǔ)音系統是電梯不可缺少的部分,用于樓層報數、方向提示、報警告示、消防對講以及廣告宣傳等。傳統語(yǔ)音系統絕大多數采用語(yǔ)音器存儲和播放語(yǔ)音,但存在比如外電路復雜、音質(zhì)差、成本高、容量小以及語(yǔ)音不易更改等缺陷。鑒于此,設計了一款基于CPLD和VS1011E解碼器的電梯語(yǔ)音系統。
  • 關(guān)鍵字: 語(yǔ)音系統  設計  電梯  解碼器  CPLD  VS1011E  基于  

基于CPLD的單片機與PCI接口設計解決方案

  • 8位單片機在嵌入式系統中應用廣泛,然而讓它直接與PCI總線(xiàn)設備打交道卻有其固有缺陷。8位單片機只有16位地址線(xiàn),8位數據端口,而PCI總線(xiàn)2.0規范中,除了有32位地址數據復用AD[3~0]外,還有FRAME、IRDY、TRDY等重要的
  • 關(guān)鍵字: 設計  解決方案  接口  PCI  CPLD  單片機  基于  

高速數據采集系統中精確時(shí)標的CPLD實(shí)現方法

  • 高速數據采集系統中精確時(shí)標的CPLD實(shí)現方法,本文介紹一種利用復雜可編程邏輯器件給高速數據采集系統中的采集數據貼上精確時(shí)間標簽的方法,并利用MAX PLUSⅡ開(kāi)發(fā)環(huán)境驗證設計方案的正確性。此設計方案已經(jīng)成功地應用到自行設計的高速數據采集卡中。
    關(guān)鍵詞
  • 關(guān)鍵字: CPLD  實(shí)現  方法  標的  精確  數據采集  系統  高速  

基于CPLD與μC/OS -Ⅱ的斷路器智能控制單元設計

  • 本文介紹的智能控制單元采用數字信號處理器(DSP)及嵌入式實(shí)時(shí)操作系統完成各種數據的處理、通信和算法的設...
  • 關(guān)鍵字: CPLD  μCOS-Ⅱ  斷路器智能控制  

賽靈思Verilog(FPGA/CPLD)設計小技巧

  • 以下是一個(gè)在設計中常犯的錯誤列表這些錯誤常使得你的設計不可靠或速度較慢為了提高你的設計性能和提高速度...
  • 關(guān)鍵字: FPGA  賽靈思  Verilog  CPLD  

基于CPLD的I2C總線(xiàn)接口設計

  • 在電路設計中,I2C總線(xiàn)是比較常用的兩線(xiàn)式串行通信方式,大多數的CPU都擅長(cháng)于并口操作,不具備直接操作I2C總線(xiàn)接口的能力。為了使不具備I2C總線(xiàn)接口能力的CPU通過(guò)對并口的簡(jiǎn)單操作實(shí)現對I2C總線(xiàn)接口的控制,在分析I2C總線(xiàn)常用工作模式的基礎上,設計實(shí)現工作于主機模式的,以CPID完成I2C總線(xiàn)開(kāi)始信號、結束信號的輸出,以及并行數據到I2C總線(xiàn)模式串行數據轉換或I2C模式串行數據到并行數據轉換的I2C接口模塊。采用該模塊,可以使不具備I2C總線(xiàn)接口的CPU通過(guò)并口方便地控制I2C總線(xiàn)設備,簡(jiǎn)化系統程序設
  • 關(guān)鍵字: CPLD  I2C  總線(xiàn)  接口設計    

基于CPLD和MT8880的遠程控制及播音系統設計

  • 摘要: 介紹了一種基于CPLD和MT8880的遠程控制及語(yǔ)音通信的解決方案。給出了系統的原理框圖和關(guān)鍵電路, 并對關(guān)鍵電路的工作原理進(jìn)行了說(shuō)明; 最后給出了系統主機控制器中關(guān)鍵模塊的QUARTUS II設計圖及基于VHDL語(yǔ)言
  • 關(guān)鍵字: CPLD  8880  MT  遠程控制    

基于A(yíng)RM和CPLD的可重構檢測系統設計

  • 引言
    檢測系統的可重構設計是檢測技術(shù)的發(fā)展方向??芍貥嬙O計是指利用可重用的軟硬件資源,根據不同的應用需求,靈活地改變自身體系結構的設計方法。對于檢測系統而言,可重構可以分為軟件可重構和硬件可重
  • 關(guān)鍵字: CPLD  ARM  可重構  檢測系統設計    

用CPLD和Flash實(shí)現FPGA配置

  • 摘要:FPGA可以通過(guò)串行接口進(jìn)行配置。本文對傳統的配置方法進(jìn)行了研究,并從更新配置文件的方法入手,提出了利用處理機通過(guò)網(wǎng)絡(luò )更新的方法,給出了一個(gè)用CPLD和Flash對FPGA進(jìn)行配置的應用實(shí)例。
    關(guān)鍵詞:現場(chǎng)可編程
  • 關(guān)鍵字: Flash  CPLD  FPGA    
共775條 30/52 |‹ « 28 29 30 31 32 33 34 35 36 37 » ›|
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>