<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> cpld/ppga

I2C器件接口IP核的CPLD設計

  • 根據單片機I2C串行擴展的特點(diǎn),在EDA軟件MaxplusII的環(huán)境下,利用AHDL語(yǔ)言,建立IP核。
  • 關(guān)鍵字: CPLD  I2C  器件  接口    

基于CPLD的高壓電力線(xiàn)FSK MODEM設計

  • 介紹應用CPLD實(shí)現非標準的FSK MODEM的設計方法;探討如何優(yōu)化算法和改良電路來(lái)減少系統的誤碼率,并給出應用電路。
  • 關(guān)鍵字: MODEM  設計  FSK  力線(xiàn)  CPLD  高壓電  基于  

一種基于CPLD的PWM控制電路設計

  • 介紹了利用硬件描述語(yǔ)言VHDL設計的一種基于CPLD的PWM控制電路。
  • 關(guān)鍵字: 電路設計  控制  PWM  CPLD  基于  

博物館智能防盜保護器系統設計

  • 摘    要:本設計的目的是實(shí)現博物館藏品防盜和保護的智能化。以微處理器為核心,利用美國國家半導體的彩色圖像傳感器LM9628和溫度傳感器LM19進(jìn)行環(huán)境監控,并控制報警系統和空調系統以及進(jìn)行圖像處理。關(guān)鍵詞:圖像傳感器;溫度傳感器;AVR單片機;CPLD引言博物館內的藏品常常受到人為盜竊的威脅,周?chē)h(huán)境的變化也會(huì )對其造成破壞,因此需要極為可靠的防盜系統及完善的空調系統,本設計的目的就是實(shí)現對館藏品的智能化防盜和保護。博物館關(guān)閉時(shí)便可將此防盜保護器啟動(dòng),通過(guò)CMOS傳感器對博
  • 關(guān)鍵字: AVR單片機  CPLD  圖像傳感器  溫度傳感器  

嵌入式同步時(shí)鐘系統的設計與實(shí)現

  • 摘    要:本文介紹了一種基于嵌入式微控制器MSP430構建的嵌入式同步時(shí)鐘系統的設計與實(shí)現方案,在實(shí)現了網(wǎng)絡(luò )時(shí)鐘同步的基礎上又提供了方便易用的網(wǎng)絡(luò )管理接口。關(guān)鍵詞:同步時(shí)鐘;MSP430單片機;數字鎖相環(huán);CPLD同步時(shí)鐘系統是同步設備中實(shí)現同步通信的核心,因此,要實(shí)現數字同步網(wǎng)的設備同步就要求同步時(shí)鐘系統一方面要能提供精確的定時(shí)同步,另一方面還要能方便實(shí)現網(wǎng)絡(luò )管理中心對同步時(shí)鐘的管理。本文詳細介紹了利用嵌入式微控制器MSP430單片機和數字鎖相環(huán)(DPLL)來(lái)實(shí)現嵌入式
  • 關(guān)鍵字: CPLD  MSP430單片機  數字鎖相環(huán)  同步時(shí)鐘  

嵌入式同步時(shí)鐘系統的設計與實(shí)現

  • 摘    要:本文介紹了一種基于嵌入式微控制器MSP430構建的嵌入式同步時(shí)鐘系統的設計與實(shí)現方案,在實(shí)現了網(wǎng)絡(luò )時(shí)鐘同步的基礎上又提供了方便易用的網(wǎng)絡(luò )管理接口。關(guān)鍵詞:同步時(shí)鐘;MSP430單片機;數字鎖相環(huán);CPLD同步時(shí)鐘系統是同步設備中實(shí)現同步通信的核心,因此,要實(shí)現數字同步網(wǎng)的設備同步就要求同步時(shí)鐘系統一方面要能提供精確的定時(shí)同步,另一方面還要能方便實(shí)現網(wǎng)絡(luò )管理中心對同步時(shí)鐘的管理。本文詳細介紹了利用嵌入式微控制器MSP430單片機和數字鎖相環(huán)(DPLL)來(lái)實(shí)現嵌入式
  • 關(guān)鍵字: CPLD  MSP430單片機  數字鎖相環(huán)  同步時(shí)鐘  

列車(chē)車(chē)載GPS智能里程表的網(wǎng)絡(luò )化設計

  • 摘    要:本文提出了采用基于GPS的行駛里程數據采集和通過(guò)網(wǎng)絡(luò )通信控制器WebChip進(jìn)行網(wǎng)絡(luò )化數據管理的智能里程表設計,并給出了具體設計方案。關(guān)鍵詞:車(chē)輛管理;GPS;WebChip;CPLD引言在鐵路列車(chē)車(chē)輛管理過(guò)程中,對列車(chē)每一節車(chē)廂行駛里程的統計,是對車(chē)廂進(jìn)行管理和維護的一個(gè)重要依據。因此,獲取精確的行駛里程對于鐵路系統的高效、安全運營(yíng)無(wú)疑是非常重要的。計算行駛里程的傳統方法:一種是靠人工估計,費時(shí)費力且不夠準確;另一種是通過(guò)計算列車(chē)車(chē)輪行駛的距離,這種方法操作復
  • 關(guān)鍵字: CPLD  GPS  WebChip  車(chē)輛管理  

PCI總線(xiàn)至UTOPIA接口控制的CPLD設計實(shí)現

  • 摘   要: 本文采用Altera的CPLD實(shí)現了PCI總線(xiàn)至UTOPIA接口的邏輯轉換控制,為低成本實(shí)現ATM終端奠定了基礎。關(guān)鍵詞: CPLD ;   PCI總線(xiàn) ; UTOPIA2總線(xiàn)引言  EDA技術(shù)憑借其高速、方便等特點(diǎn)而被廣泛應用于通信領(lǐng)域。本文采用Altera的CPLD實(shí)現了PCI總線(xiàn)至UTOPIA接口的邏輯轉換控制,該設計再配上ATM線(xiàn)路成幀部件即可成為基于個(gè)人電腦的ATM終端設備,從而改善因成本較高、市場(chǎng)需求不足等原因
  • 關(guān)鍵字: CPLD  PCI總線(xiàn)  UTOPIA2總線(xiàn)  

用CPLD和外部SRAM構成大容量FIFO的設計

  • 摘要:對照一般通用FIFO的外部控制線(xiàn),以及視頻服務(wù)器應用的具體要求,設計完成用CPLD和外部SRAM構成的大容量、廉價(jià)、高速FIFO,除了可以滿(mǎn)足視頻服務(wù)器碼流緩沖的需要外,也可以作為一個(gè)通用的大容量FIFO。關(guān)鍵詞:視頻服務(wù)器、碼流平滑、FPGA/CPLD、FIFOThe design of FIFO consisted of CPLD and SRAMRen Sanjun Hu WenjieDSP Center of Institute of Acoustics, Chinese Academy
  • 關(guān)鍵字: 視頻服務(wù)器、碼流平滑、FPGA/CPLD、FIFO  存儲器  

1999年,賽靈思(阿爾伯克基)成立

  •   1999年,通過(guò)兼并 Philips CoolRunner隊伍和技術(shù),賽靈思(阿爾伯克基)成立了。該產(chǎn)品線(xiàn)為用戶(hù)提供了新型低功耗、成本更低的 CPLD 產(chǎn)品。
  • 關(guān)鍵字: 賽靈思  CPLD  FPGA  
共775條 52/52 |‹ « 43 44 45 46 47 48 49 50 51 52
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>