<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> cpld/ppga

基于CPLD和嵌入式系統的LED點(diǎn)陣顯示

  • 基于CPLD和嵌入式系統的LED點(diǎn)陣顯示,采用自頂向下的設計思想,綜合運用EDA 技術(shù)、CPLD技術(shù)和共享式雙口RAM,解決了大屏幕LED點(diǎn)陣顯示屏無(wú)閃爍顯示的技術(shù)難題。給出了系統設計方法及實(shí)際電路。
  • 關(guān)鍵字: 點(diǎn)陣  顯示  LED  系統  CPLD  嵌入式  基于  

采用圖像傳感器的CPLD視覺(jué)系統設計方法

  • 采用圖像傳感器的CPLD視覺(jué)系統設計方法,采用圖像傳感器的CPLD視覺(jué)系統設計方法搭建一種低成本的嵌入式視覺(jué)系統,系統由CMOS圖像傳感器、CPLD、ARM7微處理器以及SRAM構成。其中,CPLD識別時(shí)序,解決了圖像采集系統存在的嚴格時(shí)序同步和雙CPU共享一片SRAM的總
  • 關(guān)鍵字: 系統  設計  方法  視覺(jué)  CPLD  圖像  傳感器  采用  

基于Matlab/Simulink的滑模軟起動(dòng)器仿真研究

  • 摘要:隨著(zhù)電動(dòng)機的廣泛使用,對電機起動(dòng)的要求越來(lái)越高,對軟起動(dòng)裝置也使用越來(lái)越多?;\浧饎?dòng)器幾種軟起動(dòng)方...
  • 關(guān)鍵字: FPGA  IP  嵌入式  PLD  CPLD  SoC  數字信號處理  消費電子  FPGA  

基于CPLD的USB總線(xiàn)的隔離接口實(shí)現

  • 本設計的主要創(chuàng )新點(diǎn)在于 USB總線(xiàn)的協(xié)議的復雜性和快速性為設計實(shí)現必須面對許多的挑戰,能在分析協(xié)議的基礎上利用 CPLD解決了 USB總線(xiàn)隔離的問(wèn)題,巧妙的檢測信息包起始、快切換和包結束的難題,克服了傳輸信息包結束慢上拉與過(guò)渡,保證系統的完整性。
  • 關(guān)鍵字: CPLD  USB  總線(xiàn)  隔離接口    

CPLD在線(xiàn)纜快速測試技術(shù)中的應用

  • 1.引言隨著(zhù)電子技術(shù)的發(fā)展,復雜可編程邏輯器件CPLD(ComplexProgrammableLogicDevice)以其高速、高...
  • 關(guān)鍵字: CPLD  線(xiàn)纜快速測試  

基于CPLD的視頻疊加

  • 上個(gè)月接到任務(wù),要求設計一視頻鉆孔機,用攝像頭檢測孔位,腳踏開(kāi)關(guān)控制電機鉆孔。由于要對準孔位,因此顯示器上要...
  • 關(guān)鍵字: LM1881  CPLD  電視  

基于CPLD/FPGA高速數據采集系統的設計

  • 0引言傳統的數據采集系統一般采用單片機,系統大多通過(guò)PCI總線(xiàn)完成數據的傳輸。其缺點(diǎn)是數學(xué)運算能力差...
  • 關(guān)鍵字: CPLD  FPGA  數據采集系統  

基于CPLD和Embedded System的LED點(diǎn)陣顯示

  • 基于CPLD和Embedded System的LED點(diǎn)陣顯示,摘要:采用自頂向下的設計思想,綜合運用EDA 技術(shù)、CPLD技術(shù)和共享式雙口RAM,解決了大屏幕LED點(diǎn)陣顯示屏無(wú)閃爍顯示的技術(shù)難題。給出了系統設計方法及實(shí)際電路。LED點(diǎn)陣顯示屏是顯示公共信息的一種重要顯示終端,其中
  • 關(guān)鍵字: 點(diǎn)陣  顯示  LED  System  CPLD  Embedded  基于  

基于DSP與CPLD的多通道數據采集系統的設計

  • 基于DSP與CPLD的多通道數據采集系統的設計,用于實(shí)時(shí)控制系統的嵌入式系統經(jīng)常需要對模擬量進(jìn)行測量,通常的方法是以MCU為主產(chǎn)生采集控制時(shí)序控制模數轉換器,并通過(guò)中斷或查詢(xún)的方式讀取轉換后的結果。由MCU產(chǎn)生采集控制時(shí)序將占用較多的系統軟硬件資源。而在
  • 關(guān)鍵字: 系統  設計  數據采集  通道  DSP  CPLD  基于  

基于DSP的視頻采集存儲系統的研究與設計

  • 數字圖象處理技術(shù)在電子通信與信息處理領(lǐng)域得到了廣泛的應用,設計一種功能靈活、使用方便、便于嵌入到系統中...
  • 關(guān)鍵字: 視頻監控  圖像信號采集  CPLD  

基于DSP+CPLD的智能IED設計

  • 基于DSP+CPLD的智能IED設計,本文的設計師基于DSP和CPLD搭建的智能IED(Intelligent Electronic Device,智能電力監測裝置)可以同時(shí)采集多路信號,并通過(guò)FFT算法得到電網(wǎng)運行的關(guān)鍵數據?! 』贗EC61850的智能變電站的邏輯如圖1所示。IEC61850協(xié)
  • 關(guān)鍵字: IED  設計  智能  CPLD  DSP  基于  

基于CPLD系統的信號發(fā)生器設計

  • 摘要:文中采用Quartus II開(kāi)發(fā)平臺,基于可編程邏輯器件CPLD設計出多波形信號發(fā)生器,可輸出頻率、幅度可調的三角波、正弦波和方波。任意波形模塊可由用戶(hù)輸出用戶(hù)所需的特殊波形,滿(mǎn)足了教學(xué)實(shí)驗和開(kāi)發(fā)新的實(shí)驗項目
  • 關(guān)鍵字: CPLD  系統  信號發(fā)生器    

基于CPLD/PPGA的出租車(chē)計費系統

  • 介紹了出租車(chē)計費器系統的組成及工作原理,簡(jiǎn)述了在EDA平臺上用單片CPLD器件構成該數字系統的設計思想和實(shí)現過(guò)程。論述了車(chē)型調整模塊、計程模塊、計費模塊、譯碼動(dòng)態(tài)掃描模塊等的設計方法與技巧。

  • 關(guān)鍵字: CPLD  PPGA  出租車(chē)計費系統    

基于CPLD/FPGA的USB讀寫(xiě)控制器

  • 引言
    隨著(zhù)計算機科技的發(fā)展,無(wú)紙辦公日益成為各單位日常辦公的主要形式。而隨著(zhù)USB存儲設備日益廣泛的使用,數據泄漏的危害也越來(lái)越嚴重。因此在單位內部對USB存儲設備的操作權限進(jìn)行控制是很有必要的。
  • 關(guān)鍵字: CPLD  FPGA  USB  讀寫(xiě)    

降低CPLD的功耗的嵌入式應用

  •  引言  從事便攜式或手持產(chǎn)品設計的工程師都明白,在如今的設計中,必須要最大限度地降低功耗。但是,只有經(jīng)驗豐富的工程師理解盡可能地延長(cháng)系統的電池壽命的那些微妙但又重要的細節。本文中我們將重點(diǎn)放在這些經(jīng)
  • 關(guān)鍵字: CPLD  功耗  嵌入式應用    
共775條 28/52 |‹ « 26 27 28 29 30 31 32 33 34 35 » ›|
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>