<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> cpld/ppga

面向超低功耗設計的微控制器功效優(yōu)化方案

  • 不論是消費、工業(yè)還是醫療應用,功耗優(yōu)化一般都是通過(guò)縮短有效處理時(shí)間以及延長(cháng)處理器睡眠模式時(shí)間來(lái)實(shí)現的。...
  • 關(guān)鍵字: FPGA  IP  嵌入式  PLD  CPLD  SoC  數字信號處理  消費電子  FPGA  

基于FPGA的嵌入式以太網(wǎng)與Matlab通信系統設計

  • 0引言近年來(lái),隨著(zhù)信息技術(shù)的發(fā)展,網(wǎng)絡(luò )化日加普遍,以太網(wǎng)被廣泛應用到各個(gè)領(lǐng)域。例如在數據采集領(lǐng)域,一些小型...
  • 關(guān)鍵字: FPGA  IP  嵌入式  PLD  CPLD  SoC  數字信號處理  消費電子  FPGA  

基于PCI接口芯片外擴FIFO的FPGA實(shí)現

  • 作者:張志安陳荷娟0.引言目前,計算機上的系統總線(xiàn)常見(jiàn)的有ISA總線(xiàn)、PCI總線(xiàn)以及VXI總線(xiàn)等。在實(shí)際應...
  • 關(guān)鍵字: FPGA  IP  嵌入式  PLD  CPLD  SoC  數字信號處理  消費電子  FPGA  

基于FPGA的MIII總線(xiàn)與RS422通信協(xié)議轉換板的設計

FPGA設計工具淺談

  • 作為一個(gè)負責FPGA企業(yè)市場(chǎng)營(yíng)銷(xiāo)團隊工作的人,我不得不說(shuō),由于在工藝技術(shù)方面的顯著(zhù)成就以及硅芯片設計領(lǐng)域的獨...
  • 關(guān)鍵字: FPGA  IP  嵌入式  PLD  CPLD  SoC  數字信號處理  消費電子  FPGA  

FPGA硬件電路的調試

基于CPLD的多路數據采集系統的設計

  • 摘要:隨著(zhù)數字化生活的到來(lái),數據采集系統在日常生活中的應用越來(lái)越顯著(zhù)。模擬信號和數字信號之間的轉換已成為計算機控制系統中不可缺少的環(huán)節。較傳統數據采集系統,以可編程邏輯器件實(shí)現的數據采集系統具有時(shí)鐘頻
  • 關(guān)鍵字: CPLD  多路數據采集  系統    

一種基于CPLD的QDPSK調制解調電路設計

  • 為了在CDMA系統中更好地應用QDPSK數字調制方式,在分析四相相對移相(QDPSK)信號調制解調原理的基礎上,設計了一種QDPSK調制解調電路,它包括串并轉換、差分編碼、四相載波產(chǎn)生和選相、相干解調、差分譯碼和并串轉換電路。在MAX+PLUS II軟件平臺上,進(jìn)行了編譯和波形仿真。綜合后下載到復雜可編程邏輯器件EPM7128SLC84-15中,測試結果表明,調制電路能正確選相,解調電路輸出數據與QDPSK調制輸入數據完全一致,達到了預期的設計要求。
  • 關(guān)鍵字: cpld  

基于CPLD的高分辨率AD轉換電路設計

  • 本次設計應用V /F轉換器實(shí)現高分辨率AD轉換,具有較高的滿(mǎn)刻度頻率響應、低功耗和較低的非線(xiàn)性度等特點(diǎn),廣泛應用于儀器儀表對溫度的控制中,滿(mǎn)足對設定溫度控制穩定性的要求。在系統設計中采用CPLD實(shí)現頻率計數功能,是數字系統精確測量頻率一種方法:在采樣時(shí)間內同時(shí)對標準頻率信號和被測頻率信號計數。采樣完成后,把二者的計數值相比,再乘以標準頻率就可以得到被測頻率的精確值。
  • 關(guān)鍵字: CPLD  AD轉換  高分辨率  電路設計    

基于DSP和MAX1420的高速數據采集系統設計

  • 基于DSP和MAX1420的高速數據采集系統設計,1 引言  數據采集系統是通信與信息技術(shù)領(lǐng)域中重要的功能模塊,應用廣泛。而傳統的數據采集系統大多以單片機或中規模數字電路為核心,其模數轉換器(A/D轉換器)采樣速率較低。顯然傳統數據采集系統不能完全滿(mǎn)足高速
  • 關(guān)鍵字: DSP  數據  采集  CPLD  USB  

DSP和CPLD的空間瞬態(tài)光輻射信號實(shí)時(shí)探測研究

  • 摘要:探測系統對輸入的空間瞬態(tài)光輻射信號進(jìn)行實(shí)時(shí)識別處理,反演估算出空間瞬態(tài)信號能量大小并報告發(fā)生時(shí)刻。采用dsp+cpld的數字處理方案,利用dsp的高速數字信號處理特性及cold的復雜邏輯可編程特性,可實(shí)現對
  • 關(guān)鍵字: CPLD  DSP  空間瞬態(tài)  光輻射    

基于DSP 的高速信號采集系統設計

  • 基于DSP 的高速信號采集系統設計, 1 引言

    數據采集技術(shù)是一項基本的實(shí)用性技術(shù),已被廣泛地應用于測量、檢測、控制、診斷等各個(gè)領(lǐng)域。隨著(zhù)電子技術(shù), 計算機技術(shù)和通信技術(shù)的迅猛發(fā)展, 國內外用數字信號處理的辦法檢測, 采集, 分析, 處理各種數據
  • 關(guān)鍵字: DSP  信號  采集  CPLD  

在嵌入式設計中降低CPLD的功耗

  • 在嵌入式設計中降低CPLD的功耗,從事便攜式或手持產(chǎn)品設計的工程師都明白對于如今的設計,最大限度地降低功耗是必不可少的要求。但是,只有經(jīng)驗豐富的工程師理解盡可能地延長(cháng)系統的電池壽命的那些微妙但又重要的細節。本文中我們將重點(diǎn)放在這些經(jīng)驗
  • 關(guān)鍵字: 功耗  CPLD  降低  設計  嵌入式  

CPLD應用于嵌入式系統與CAN總線(xiàn)網(wǎng)絡(luò )通信

  • CPLD應用于嵌入式系統與CAN總線(xiàn)網(wǎng)絡(luò )通信,1.引言可編程邏輯器件PLD(Programmable logic Device)就是由用戶(hù)進(jìn)行編程實(shí)現所需邏輯功能的數字專(zhuān)用集成電路ASIC??删幊踢壿嬈骷诂F代電子工程設計中得到了廣泛應用。它是在PAL,GAL等邏輯器件的基礎上發(fā)展起來(lái)
  • 關(guān)鍵字: 總線(xiàn)  網(wǎng)絡(luò )通信  CAN  系統  應用  嵌入式  CPLD  

基于CPLD和嵌入式系統的高速數據采集系統的設計與實(shí)現

  • 基于CPLD和嵌入式系統的高速數據采集系統的設計與實(shí)現,介紹一種基于CPLD和嵌入式系統的高速數據采集系統,并詳細闡述了系統的結構和軟硬件的實(shí)現方案。
      關(guān)鍵詞:高速數據采集;CPLD;嵌入式系統Design and Implementation of Highspeed Data Sampling System Ba s
  • 關(guān)鍵字: 系統  設計  實(shí)現  數據采集  高速  嵌入式  基于  CPLD  
共775條 32/52 |‹ « 30 31 32 33 34 35 36 37 38 39 » ›|
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>