蘋(píng)果新款處理器Q4臺積電16nm制程試產(chǎn)

臺積電16奈米先進(jìn)制程布局計畫(huà)
本文引用地址:http://dyxdggzs.com/article/263459.htm晶圓代工龍頭臺積電(2330)全力沖刺16奈米鰭式場(chǎng)效電晶體(FinFET)制程,昨(25)日宣布與海思半導體(HiSilicon)合作,成功率先產(chǎn)出業(yè)界首顆以FinFET制程及ARM架構為基礎且功能完備的網(wǎng)通處理器。業(yè)者分析,臺積電16奈米FinFET制程投產(chǎn)成功,可望提前一季度時(shí)間,在今年第4季進(jìn)入量產(chǎn)階段。
同時(shí)根據設備業(yè)者消息,臺積電16奈米FinFET Plus制程也進(jìn)入試投片(try run)先前作業(yè)階段,可望提前至第4季試產(chǎn),主要客戶(hù)除了繪圖晶片廠(chǎng)輝達(NVIDIA)、可程式邏輯閘極列(FPGA)廠(chǎng)賽靈思(Xilinx)、手機晶片廠(chǎng)高通外,眾所矚目的蘋(píng)果新款應用處理器也將試投片清單中。
臺積電昨日宣布與海思半導體合作,成功產(chǎn)出業(yè)界首顆以FinFET制程及ARM架構為基礎之功能完備的網(wǎng)通處理器,該晶片是以ARMv8架構為基礎的32核心ARM Cortex-A57網(wǎng)通處理器,運算速度可達2.6GHz。臺積電的16奈米FinFET制程能夠顯著(zhù)改善速度與功率,并且降低漏電流,有效克服先進(jìn)系統單晶片技術(shù)微縮時(shí)所產(chǎn)生的關(guān)鍵障礙。
相較于臺積電的28奈米高效能行動(dòng)運算(28HPM)制程,16奈米FinFET制程的晶片閘密度增加兩倍,在相同功耗下速度增快逾40%,或在相同速度下功耗降低逾60%。
臺積電的16奈米FinFET制程早于去年11月即完成所有可靠性驗證,良率表現優(yōu)異,如今進(jìn)入試產(chǎn)階段,為臺積電與客戶(hù)的產(chǎn)品設計定案、試產(chǎn)活動(dòng)與初期送樣打下良好基礎。
藉由臺積電的16奈米FinFET制程,海思得以生產(chǎn)具顯著(zhù)效能與功耗優(yōu)勢的全新處理器,以支援高階網(wǎng)通應用產(chǎn)品。
評論