臺積電將推出新CoWoS封裝技術(shù):打造手掌大小高端芯片
11月28日消息,據報道,臺積電(TSMC)在其歐洲開(kāi)放創(chuàng )新平臺(OIP)論壇上宣布,正在按計劃對其超大版本的CoWoS封裝技術(shù)進(jìn)行認證。
本文引用地址:http://dyxdggzs.com/article/202411/465062.htm此項革新性技術(shù)核心亮點(diǎn)在于,它能夠支持多達9個(gè)光罩尺寸(Reticle Size)的中介層集成,并配備12個(gè)高性能的HBM4內存堆棧,專(zhuān)為滿(mǎn)足最嚴苛的性能需求而生。
然而,超大版CoWoS封裝技術(shù)的實(shí)現之路并非坦途。具體而言,即便是5.5個(gè)光罩尺寸的配置,也需仰賴(lài)超過(guò)100 x 100毫米的基板面積,這一尺寸已逼近OAM 2.0標準尺寸的上限(102 x 165mm)。而若追求9個(gè)光罩尺寸的極致,基板尺寸更是要突破120 x 120毫米大關(guān),這無(wú)疑是對現有技術(shù)框架的一大挑戰。
此等規模的基板尺寸變革,不僅深刻影響著(zhù)系統設計的整體布局,也對數據中心的配套支持系統提出了更高要求,尤其是在電源管理和散熱效率方面,需要更為精細的考量與優(yōu)化。
臺積電希望采用其先進(jìn)封裝方法的公司也能利用其系統集成芯片(SoIC)先進(jìn)封裝技術(shù)垂直堆疊其邏輯芯片,以進(jìn)一步提高晶體管數量和性能。借助9個(gè)光罩尺寸的CoWoS封裝技術(shù),臺積電預計客戶(hù)會(huì )將1.6nm芯片放置在2nm芯片之上。
評論