高性能PHS射頻收發(fā)器芯片的設計
引言:隨著(zhù)PHS協(xié)議的擴展,PHS在系統和業(yè)務(wù)上也不斷推出新的亮點(diǎn),如無(wú)縫切換、機卡分離和QBOX靈通無(wú)繩業(yè)務(wù),這些新業(yè)務(wù)的推出將成為PHS未來(lái)發(fā)展的強大驅動(dòng)力。針對PHS系統對手機的新技術(shù)需求,銳迪科微電子(RDA)公司開(kāi)發(fā)出基于全新RF Magic推出RF5210和RF5220為衛星電視提供解決方案" target=_blank>RF收發(fā)結構的單芯片收發(fā)器及集成天線(xiàn)開(kāi)關(guān)的高效率功放模塊。本文介紹RDA PHS射頻收發(fā)器芯片的設計方法。
在中國,PHS作為固定市話(huà)網(wǎng)的一種補充和延伸,在發(fā)展初期以其較低的收費模式,成為固網(wǎng)運營(yíng)商快速搶占市場(chǎng)的利器。隨著(zhù)PHS協(xié)議的擴展,目前PHS終端除了能夠實(shí)現固定電話(huà)的所有功能外,還可以支持包括轉移呼叫、多方通話(huà)、語(yǔ)音信箱等功能,同時(shí)它還具備移動(dòng)電話(huà)的一些功能,例如越區漫游、無(wú)線(xiàn)上網(wǎng)、定位和ISDN等多種業(yè)務(wù)。此外,PHS在系統和業(yè)務(wù)上也不斷推出新的亮點(diǎn),如無(wú)縫切換、機卡分離和QBOX靈通無(wú)繩業(yè)務(wù),這些新業(yè)務(wù)的推出勢必將成為PHS未來(lái)發(fā)展的驅動(dòng)力。
PHS系統所面對的目標市場(chǎng)以中低端客戶(hù)為主,終端用戶(hù)對PHS手機的價(jià)格敏感程度大大高于GSM及CDMA系統。隨著(zhù)通信市場(chǎng)中GSM、CDMA等各個(gè)系統競爭的加劇,以及全新的3G系統一步步鄰近,PHS手機的生產(chǎn)成本對于PHS手機廠(chǎng)商和運營(yíng)商而言更加敏感。
![]() |
銳迪科微電子PHS手機射頻前端解決方案。 |
但在PHS手機解決方案方面,恰恰事與愿違。雖然PHS系統投入運營(yíng)已歷經(jīng)了十年的發(fā)展,但由于它在日本市場(chǎng)的失敗,提供終端芯片方案的日本廠(chǎng)商已經(jīng)長(cháng)期不再對終端方案芯片進(jìn)行優(yōu)化和改進(jìn)設計,這種情況對于射頻前端收發(fā)器更為突出?,F有的收發(fā)器芯片由于在系統結構上采用了傳統的兩次變頻收發(fā)結構,因此在集成度方面具有明顯的技術(shù)劣勢。這已經(jīng)成為PHS手機廠(chǎng)商進(jìn)行新機型開(kāi)發(fā)和降低整機成本的主要障礙。
PHS系統不斷進(jìn)步的同時(shí),系統廠(chǎng)商對射頻收發(fā)機的指標也提出更為嚴苛的要求,許多指標遠高于協(xié)議規定。例如在QBOX應用中,母機與子機之間的距離可能非常近,這導致輸入信號功率很大,因此要求接收機有較高的線(xiàn)性度,保證各級電路不發(fā)生非線(xiàn)性失真。另外,由于PHS手機輸入信號動(dòng)態(tài)范圍較大,必須使用AGC電路,以使基帶接口處的信號基本保持恒定幅度。為了減小AGC穩定時(shí)間,加上傳統的PHS基帶芯片不直接進(jìn)行功率檢測,AGC環(huán)路必須全部集成在接收機端,并向基帶提供RSSI。此外,為了滿(mǎn)足手機無(wú)縫過(guò)境切換的要求,PLL要具有極快的鎖定時(shí)間,這個(gè)時(shí)間只相當于GSM系統同類(lèi)指標的1/8。
為此銳迪科微電子公司開(kāi)發(fā)設計了PHS射頻芯片組,由射頻收發(fā)芯片(RDA5205)和功放/開(kāi)關(guān)模塊(RDA5212)兩顆芯片構成了完整的PHS手機射頻前端解決方案。其中,收發(fā)芯片RDA5205是一顆全集成單芯片PHS收發(fā)器,由于采用了先進(jìn)的近零中頻(LOW-IF)接收結構,并將PLL電路包括VCO和環(huán)路濾波器等全部集成在片上,因此具有集成度高、外圍元件少和易于使用等特點(diǎn)。RDA5212功放/開(kāi)關(guān)模塊在系統應用中具有良好的帶外抑制功能,天線(xiàn)處及功放輸出端都無(wú)需傳統方案中所必須的射頻聲表濾波器(SAW)。
整體射頻解決方案除了RDA5205、RDA5212外,僅需要一個(gè)單端轉雙端的射頻濾波器、一個(gè)TCXO、一個(gè)LDO以及少量外圍阻容元器件。如此高的集成度使RDA PHS射頻方案的外圍器件數只相當于傳統方案的1/5,PCB面積相當于傳統方案的1/3~1/4。在降低PHS手機的成本的同時(shí),RDA PHS射頻芯片組保證了新版PHS手機無(wú)縫切換等新射頻指標的要求,使應用該射頻芯片組的手機產(chǎn)品具有極高的性?xún)r(jià)比,大大提升了終端產(chǎn)品的市場(chǎng)競爭力。
銳迪科微電子PHS手機射頻前端主要組成部分如下:
(1)接收鏈路
接收機采用近零中頻架構。該架構既避免了超外差架構需要片外SAW濾波器、成本高、不易單片集成等問(wèn)題,又避免了零中頻架構直流偏移、1/f噪聲等問(wèn)題??梢哉f(shuō),近零中頻架構規避了上述兩種架構的缺點(diǎn),同時(shí)又繼承了超外差架構性能優(yōu)異以及零中頻架構適合單片集成等優(yōu)點(diǎn)。
天線(xiàn)接收到信號,經(jīng)過(guò)開(kāi)關(guān)以及單轉雙射頻濾波器,濾掉一部份的帶外干擾。然后經(jīng)過(guò)LNA放大,混頻器正交下變頻(低LO)到中心頻率為二分之一信道帶寬(即150kHz)。這個(gè)中頻的選擇主要考慮到其鏡像信道(+300kHz)是“干凈”的,即PHS系統中有用信道的左右兩個(gè)相鄰信道不會(huì )被分配。另外,電路中采用了低噪聲技術(shù),使得1/f轉折頻率被大大壓低,減少了對SNR的影響。下變頻后的信號經(jīng)過(guò)復數濾波,進(jìn)一步濾掉帶外干擾并進(jìn)行部分的信道選擇。PGA在A(yíng)GC控制下將信號幅度放大到合適數值,并使ADC留有足夠的空間來(lái)容納信道外的強攔截(blocker)和衰減。圖中紅框部分代表DSP,它首先將信號下變頻到基帶,然后進(jìn)行信道選擇濾波。處理完畢的信號經(jīng)過(guò)DAC轉變成模擬基帶IQ信號。RDA5205提供三種接收基帶接口: 第一種是將模擬基帶信號上變頻到10.8MHz IF,傳統的基帶都采用該接口;第二種是模擬基帶接口;第三種是150kHz基帶接口。后兩種接口主要滿(mǎn)足新一代PHS基帶的要求。
(2)發(fā)射鏈路
發(fā)射機采用直接上變頻架構?;鶐Q信號首先通過(guò)低通濾波器對信道頻譜進(jìn)行約束,然后正交上變頻到射頻。射頻VGA提供60dB的動(dòng)態(tài)范圍,且具有0.5dB/步長(cháng)的分辨率。信號再經(jīng)過(guò)PA驅動(dòng)器放大并完成雙端轉單端,然后驅動(dòng)PA。最終信號經(jīng)過(guò)開(kāi)關(guān),由天線(xiàn)發(fā)射出去。
(3)頻率綜合器
頻率綜合器采用分數N PLL。參考頻率等于TCXO頻率,即19.2MHz,環(huán)路濾波器可以選取比較高的帶寬,以減少穩定時(shí)間,從而滿(mǎn)足系統無(wú)縫切換的要求。由于PLL采用了RDA獨立開(kāi)發(fā)的全新技術(shù),因此使得包括環(huán)路濾波器在內的所有PLL電路都能集成在芯片上。
基帶控制:基帶通過(guò)標準3線(xiàn)控制收發(fā)芯片、功放和開(kāi)關(guān),各種控制包括: 初始設置、自動(dòng)校準、工作狀態(tài)切換、設置PLL頻率和TX APC控制等。
RDA5205采用中芯國際0.18um 1P5M CMOS工藝實(shí)現,采用標準QFN封裝,封裝尺寸只有66mm。對于射頻芯片設計而言,相對于BiCMOS工藝,CMOS工藝更具有價(jià)格優(yōu)勢。RDA一直致力于CMOS技術(shù)的研究,由于采用了新的電路技術(shù)和隔離技術(shù),使得CMOS收發(fā)芯片在低噪聲、數?;旌?、防串擾等方面絲毫不遜色于同類(lèi)BiCMOS芯片。
評論