HDLC協(xié)議芯片PT7A6525及其在交換機中的應用
3 PT7A6525時(shí)鐘模式
PT7A6525每個(gè)通道支持的時(shí)鐘模式有內部時(shí)鐘晶振(OSC)模式、獨立的波特率發(fā)生器(BRG)和數字脈沖鎖相環(huán)(DPLL)模式??赏ㄟ^(guò)設置寄存器產(chǎn)生接收和發(fā)送時(shí)鐘:內部時(shí)鐘產(chǎn)生可以通過(guò)OSC、BRG和DPLL獲得,外部時(shí)鐘可以通過(guò)TxCLK/RxCLK獲得??傊赏ㄟ^(guò)信道配置寄存器1(CCRl)軟件設置產(chǎn)生8種不同的時(shí)鐘模式,如表2所列。
本文以外部時(shí)鐘模式O為例加以詳細介紹,主要適用于點(diǎn)對點(diǎn)或點(diǎn)對多點(diǎn)連接,分別同步于收發(fā)引腳。
4 PT7A6525在交換機中的應用連接圖
本文給出的示例為單板一主網(wǎng)間通信,采用點(diǎn)對多點(diǎn)、主從方式的串行HDLC通信。連接框圖如圖2所示。其中主網(wǎng)控制板的HDLC控制器作為主,其他單板的HDLC作為從。主網(wǎng)控制板的HDLC按地址輪詢(xún)其他單板,只有輪詢(xún)到的單板可以應答。
單板的接收線(xiàn)經(jīng)驅動(dòng)連到HDLC控制器。單板的發(fā)送線(xiàn)經(jīng)驅動(dòng)后再送到背板。此驅動(dòng)的輸出受單板的邏輯控制,具體控制分幾種情況:a.上電復位時(shí),邏輯控制為高阻輸出。b.MCU死機時(shí),引起復位,也控制為高阻輸出,以防止單板長(cháng)期占用總線(xiàn)。c.當輪詢(xún)此單板時(shí),單板發(fā)送數據前先使能輸出,發(fā)送結束后再置為高阻,讓出總線(xiàn)。
單板的HDLC控制器采用的是本文介紹的雙路HDLC芯片PT7A6525直接與HDLC芯片(如主網(wǎng)控制層用PT7A6632)相連。A6~A0為協(xié)議控制器的寄存器地址選擇,單片機可以讀/寫(xiě)這些寄存器,串口可以傳送/接收數據包,也可以連接到數字傳輸媒介或數字接口電路,如MT8972、MT8980等。例如TxD和RxD可以與MT8980的母線(xiàn)相連。
5 PT7A6525數據讀/寫(xiě)應用實(shí)例
根據前面的介紹,參考圖2的應用連接圖(具體接口圖可參考芯片手冊等)可以控制寄存器,達到所需的目的。在實(shí)際應用中,文中給出點(diǎn)到點(diǎn)模式的讀取和發(fā)送數據子程序實(shí)例,以供參考。
5.1 讀取數據
PT7A6525數據的讀取在外部中斷里實(shí)現。當有數據到達時(shí),INT拉低,微處理器產(chǎn)生中斷,可以在外部中斷服務(wù)程序中操作。
交換機相關(guān)文章:交換機工作原理
評論