<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > EDA/PCB > 業(yè)界動(dòng)態(tài) > 三星使用Cadence統一數字流程實(shí)現20nm芯片流片

三星使用Cadence統一數字流程實(shí)現20nm芯片流片

—— 該流程處理了IP集成與驗證以及20納米工藝的復雜設計規則
作者: 時(shí)間:2011-07-28 來(lái)源:中電網(wǎng) 收藏

  Cadence設計系統有限公司近日宣布高科技廠(chǎng)商電子有限公司使用Cadence統一數字流程,從RTL到GDSII,成功實(shí)現了20納米測試芯片的流片。Cadence Encounter工具集成平臺的流程與方法學(xué)的應用,滿(mǎn)足了片上系統(SoC)產(chǎn)品對于高級20納米工藝技術(shù)的需要。該流程處理了IP集成與驗證,以及20納米工藝的復雜設計規則。

本文引用地址:http://dyxdggzs.com/article/121849.htm

  此次成功表明了在高級工藝節點(diǎn)上設計與生產(chǎn)的領(lǐng)先地位,以及Cadence統一數字流程拓展到下一個(gè)工藝節點(diǎn)的實(shí)力。此外,達到這樣的里程碑表明設計鏈的主要方面——包括IP、庫、晶圓廠(chǎng)支援與軟件——對于20納米設計規則的支持是至關(guān)重要的。

  三星與Cadence的工程師合作,使用Cadence 20納米數字技術(shù)用于本項目的設計與實(shí)現,該項目采用了一個(gè)ARM Cortex-M0微處理器與ARM Artisan Physical IP。其最終產(chǎn)品是采用了尖端工藝的邏輯芯片,為20納米設計制定了新標準。

  “三星此次充滿(mǎn)挑戰性的20納米設計的成功流片是兩家業(yè)界巨頭精誠合作的結果,”Cadence硅實(shí)現部門(mén)研發(fā)部高級副總裁Chi-Ping Hsu說(shuō)。“此次合作是對Cadnece公司EDA360理念的成功貫徹,表明了電子公司之間深度合作以實(shí)現技術(shù)突破的必要性。”

  此次20納米的合作拓展了Cadence與三星之間在可制造性設計方面的合作。兩家公司在此前的高級工藝節點(diǎn)流程已經(jīng)有過(guò)成功的合作,包括通用平臺的 32/28納米流程從RTL綜合到GDSII的完整設計流程,以及對三星的低功耗、高介電常數金屬門(mén)(HKMG)工藝的簽收分析。

  “這次流片是三星極其重要的成就,我們對于團隊所做的工作極其自豪,”三星電子基礎結構設計中心技術(shù)團隊與系統LSI業(yè)務(wù)部副總裁Kyu-Myung Choi博士說(shuō)。“我們知道研究20納米技術(shù)將會(huì )面臨極大的挑戰,我們對于Cadence Encounter數字流程在這樣的高級節點(diǎn)上解決新問(wèn)題的能力印象深刻。我們的成功就是最好的證明。我們非常高興選擇了Cadence,它幫我們證明了我們在20納米工藝領(lǐng)域的領(lǐng)先地位。”

  Cadence用于20納米數字流程的產(chǎn)品包括Encounter Digital Implementation System、RTL Compiler、Incisive Enterprise Simulator、Encounter Power System、QRC Extraction、Encounter Timing System、Encounter Test與 Physical Verification System。Cadence NanoRoute Router被用于20納米高級數字布線(xiàn)。



關(guān)鍵詞: 三星 20nm

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>