<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> xilinx

RocketIO GTX 收發(fā)器

PowerPC 440 處理器模塊

CPLD芯片選型(二)

  • Xilinx CPLD 器件可使用 Foundation 或 ISE 開(kāi)發(fā)軟件進(jìn)行開(kāi)發(fā)設計,也可使用專(zhuān)門(mén)針對 CPLD 器件的 Webpack 開(kāi)發(fā)軟件進(jìn)行設計。XC9500系列器件分XC9500 5V器件、XC9500XL 3.3V器件和XC9500XV 2.5V器件3種類(lèi)型,XC9500系列可提供從最簡(jiǎn)單的PAL綜合設計到最先進(jìn)的實(shí)時(shí)硬件現場(chǎng)升級的全套解決方案。
  • 關(guān)鍵字: Xilinx  XC9500  CPLD  

CPLD芯片選型(一)

  • 經(jīng)過(guò)幾十年的發(fā)展,全球各大開(kāi)發(fā)商和供貨商都開(kāi)發(fā)出了多種可編程邏輯器件 . 比較典型的就是 Xilinx 公司的 FPGA 器件和 Altera 公司的 CPLD 器件系列,他們開(kāi)發(fā)較早,占有大部分市場(chǎng)?在歐洲用 Xilinx 的人多,而 Altera 公司占有日本和亞太地區的大部分市場(chǎng),在美國則是平分秋色。
  • 關(guān)鍵字: Xilinx  Altera  芯片  選型  CPLD  

電子齒輪比在FPGA中的實(shí)現

  • 伺服系統中采用電子齒輪來(lái)匹配指令脈沖當量和位置反饋脈沖當量。本文分析了電子齒輪的工作原理,提出了一種位置指令脈沖處理電路來(lái)把三種可能的脈沖輸入形式轉換成統一的可被接受的形式,并在Xilinx ISE開(kāi)發(fā)環(huán)境下進(jìn)行VHDL編程,用數字方法實(shí)現了電子齒輪比,最后利用Modelsim軟件仿真驗證了該設計的正確性和可行性。
  • 關(guān)鍵字: 電子齒輪  Xilinx  位置反饋脈沖  

ISE 12設計套件開(kāi)啟FPGA生產(chǎn)力新時(shí)代

  • 賽靈思公司(Xilinx)最新推出的ISE 12軟件設計套件,實(shí)現了具有更高設計生產(chǎn)力的功耗和成本的突破性?xún)?yōu)化。ISE設計套件首次利用“智能”時(shí)鐘門(mén)控技術(shù),將動(dòng)態(tài)功耗降低多達30%。此外,該新型套件還提供了基于時(shí)序的高級設計保存功能、為即插即用設計提供符合AMBA 4 AXI4 規范的IP支持,同時(shí)具備第四代部分重配置功能的直觀(guān)設計流程,可降低多種高性能應用的系統成本。
  • 關(guān)鍵字: Xilinx  設計套件  FPGA  

生成有效的板支持包

  • 具有嵌入式處理器的 平臺 FPGA 為您提供前所未有的靈活性、集成度和高性能。目前,在單個(gè)可編程邏輯設備中開(kāi)發(fā)極其復雜且高度定制化的嵌入式系統已成為可能。
  • 關(guān)鍵字: Xilinx  BSP  Mac  FPGA  EDK  UART  MLD  

全新EDK8.1簡(jiǎn)化嵌入式設計

數字WCDMA系統數字頻域干擾抵消器方案設計,硬件架構

  • 用FPGA設計完成一個(gè)適用于WCDMA系統的干擾抵消器。目前的進(jìn)展情況:有完備的算法資源和測試數據,已經(jīng)開(kāi)始相關(guān)模塊的實(shí)現。
  • 關(guān)鍵字: WCDMA  Xilinx  頻域干擾抵消器  VirtexII  

【E問(wèn)E答】FPGA門(mén)檻高 國內外哪些廠(chǎng)商能玩得轉?

  •   近幾年,全球半導體行業(yè)的關(guān)鍵詞就是:收購、兼并、重組,FPGA領(lǐng)域也發(fā)生了不小的變化。   三大FPGA(Field-Programmable Gate Array)廠(chǎng)商的收購關(guān)閉案:   Altera(阿爾特拉):2015年12月,全球第二大FPGA制造商Altera被芯片巨頭英特爾以167億美元完成收購,這也是英特爾歷史上最大的一起收購。   Lattice(萊迪思):2016年4月紫光宣布在公開(kāi)市場(chǎng)收購Lattice 6.07%股權,致使Lattice的股票股價(jià)大漲18%;2016年11月
  • 關(guān)鍵字: FPGA  Xilinx  

收購狂潮過(guò)后的FPGA市場(chǎng)格局

  • 隨著(zhù)深度學(xué)習的崛起,FPGA 市場(chǎng)再次風(fēng)起云涌。2015 年掀起了收購狂潮,2016 年至今的市場(chǎng)格局有沒(méi)有隨之變化?
  • 關(guān)鍵字: FPGA  Xilinx   

Xilinx 廣泛部署動(dòng)態(tài)重配置技術(shù)

  •   All Programmable技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc.)宣布,在今天發(fā)布的Vivado? Design Suite HLx 2017.1版中廣泛納入部分重配置技術(shù),為有線(xiàn)和無(wú)線(xiàn)網(wǎng)絡(luò )、測試測量、航空航天與軍用、汽車(chē)以及數據中心等豐富應用,提供動(dòng)態(tài)的現場(chǎng)升級優(yōu)勢和更高的系統集成度?! ?dòng)態(tài)現場(chǎng)升級  利用賽靈思部分重配置技術(shù),設計人員能夠即時(shí)變更器件的功能,無(wú)需全部重配置或重建鏈接,從而大幅提高了All&nb
  • 關(guān)鍵字: Xilinx  Vivado  

Xilinx用reVISION向視覺(jué)學(xué)習亮劍

  • 在人工智能、機器學(xué)習興起的今天,All Programmable技術(shù)和器件廠(chǎng)商Xilinx也帶來(lái)了爆品,發(fā)布了全新的reVISION堆棧,劍指視覺(jué)導向的機器學(xué)習應用。該解決方案無(wú)需額外花費,搭載Xilinx的Zynq和處理器平臺即可加速設計??梢钥吹?,通過(guò)“芯片+軟件堆?!钡牟呗?,Xilinx把競爭矛頭直指圖形芯片廠(chǎng)商——英偉達的Tegra GPU和ADAS廠(chǎng)商Mobileye等。
  • 關(guān)鍵字: Xilinx  reVISION  視覺(jué)導向  機器學(xué)習  

Xilinx 發(fā)布reVISIONTM堆棧的背景資料

  •   reVISION: 將全可編程技術(shù)擴展至廣泛的視覺(jué)導向機器學(xué)習應用   機器學(xué)習的應用正迅速地擴展至越來(lái)越多的終端市場(chǎng),在用戶(hù)端、在云端或者在那些基于端處理與基于云的數據分析相結合的混合解決方案中。面向云應用,賽靈思最近推出了可重配置加速堆棧(2016年11月推出),目標直指包括機器學(xué)習推斷在內的各種計算加速應用。 面向端應用,賽靈思現在宣布憑借Xilinx? reVISION? 堆棧大幅擴展至廣泛的視覺(jué)導向機器學(xué)習應用。 全新的reVISION堆棧能夠支持更廣泛的很少或沒(méi)有硬件
  • 關(guān)鍵字: Xilinx  reVISION  

Xilinx推出reVISION堆棧為廣泛的視覺(jué)導向機器學(xué)習應用鋪平道路

  •   All?Programmable技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx,?Inc.)推出Xilinx?reVISION??堆棧,宣布將賽靈思技術(shù)擴展至廣泛的視覺(jué)導向機器學(xué)習應用領(lǐng)域。reVISION??堆棧的推出進(jìn)一步補充和完善了其近期發(fā)布的可重配置加速堆棧,大幅擴展了賽靈思技術(shù)在機器學(xué)習應用領(lǐng)域從端到云的部署。全新的reVISION堆棧能夠支持更廣泛的沒(méi)有或者很少硬件設計專(zhuān)業(yè)知識的嵌入式軟件和系統工程師,使其也可以使用賽靈思技術(shù)更輕松、更快
  • 關(guān)鍵字: Xilinx  reVISION  
共721條 6/49 |‹ « 4 5 6 7 8 9 10 11 12 13 » ›|

xilinx介紹

Xilinx ZYNQ技術(shù)中心 一、Xilinx公司介紹   Xilinx是全球領(lǐng)先的可編程邏輯完整解決方案的供應商。Xilinx研發(fā)、制造并銷(xiāo)售范圍廣泛的高級集成電路、軟件設計工具以及作為預定義系統級功能的IP(Intellectual Property)核??蛻?hù)使用Xilinx及其合作伙伴的自動(dòng)化軟件工具和IP核對器件進(jìn)行編程,從而完成特定的邏輯操作。Xilinx公司成立于 1984年,Xilinx首創(chuàng )了現場(chǎng)可編程邏輯陣列 [ 查看詳細 ]

相關(guān)主題

熱門(mén)主題

關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>