<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 設計應用 > PowerPC 440 處理器模塊

PowerPC 440 處理器模塊

作者: 時(shí)間:2017-06-06 來(lái)源:網(wǎng)絡(luò ) 收藏

面積利用率高、性能高的嵌入式系統
創(chuàng )新型 Virtex™-5 FXT 平臺提供了一流的 ,從而提供了2個(gè)帶有32位 RISC 核的行業(yè)標準 PowerPC® 440 處理器(每個(gè)都在它自己的嵌入式外設模塊內)。

簡(jiǎn)介

  • 1,100 DMIPS @ 550MHz 處理器;利用帶有2個(gè)處理器的單個(gè) 實(shí)現了 2,200 DMIPS 的性能
  • 新的5 x 2、128位縱橫交換機實(shí)現了延遲最小化和點(diǎn)到點(diǎn)連接功能
  • 同步存儲器總線(xiàn)和處理器本地總線(xiàn)(PLB)接入實(shí)現了吞吐量最大化
  • 集成式 DMA 通道、PLB 接口和專(zhuān)用存儲器接口實(shí)現了邏輯資源利用最小化
  • 輔助處理器單元(APU)控制器讓硬件加速器整合變得很輕松

圖1

PowerPC 440 處理器嵌入式模塊。

本文引用地址:http://dyxdggzs.com/article/201706/349531.htm

深入探討

整合了高速邏輯和軟件靈活性

  • 根據您的要求定制嵌入式系統設計
  • 利用內置式 PowerPC 440 處理器模塊設計片上系統功能和實(shí)時(shí)處理功能
  • 利用 MicroBlaze™ 軟處理器在全部 內有效地實(shí)現控制功能

實(shí)現最高吞吐量

  • 獲取到 TEMAC、PCIe 模塊和 FPGA 邏輯的、無(wú)阻塞流水線(xiàn)點(diǎn)到點(diǎn)訪(fǎng)問(wèn)入口
  • 利用每周期最高可以傳輸128位數據的專(zhuān)用存儲器接口端口卸載 PLB
  • 利用高度流水線(xiàn)化的發(fā)射和接收分散集中 DMA 通道實(shí)現數據傳輸速率的最大化
  • 通過(guò)用戶(hù)可選的端口優(yōu)先化和工作頻率來(lái)優(yōu)化系統性能

提升系統性能

  • 卸載 CPU 密集型操作,如視頻處理、3D 數據處理和浮點(diǎn)數學(xué)運算
  • 利用 APU 控制器在 FPGA 邏輯內創(chuàng )建定制協(xié)處理器
  • 優(yōu)化硬件/軟件分區,從而實(shí)現 FPGA 利用率的最大化和硬件成本的最小化
  • 利用 IEEE 754 兼容浮點(diǎn)單元選項實(shí)現雙/單精度算術(shù)運算

簡(jiǎn)化嵌入式開(kāi)發(fā),推進(jìn)創(chuàng )新

  • 利用獲獎的 Platform Studio 工具套件加快處理設計
  • 利用設計向導、可定制 IP 和集成式 HW/SW 套件提高生產(chǎn)率
  • 利用 Eclipse SDK 和 ChipScope™ Pro 集成式總線(xiàn)分析器簡(jiǎn)化系統級調試
  • 行業(yè)領(lǐng)導廠(chǎng)商提供的大量的在實(shí)時(shí) O/S、設計、調試和跟蹤技術(shù)方面的ecosystem 支持
  • 利用快速啟動(dòng)在嵌入式設計的最關(guān)鍵的項目階段為您的隊伍提供專(zhuān)家級建議和培訓

圖2

PowerPC 440 處理器系統設計實(shí)例。



關(guān)鍵詞: Virtex-5 Xilinx FPGA

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>