EEPW首頁(yè) >>
主題列表 >>
xilinx
xilinx 文章 進(jìn)入xilinx技術(shù)社區
詳細解讀Zynq的三種啟動(dòng)方式(JTAG,SD,QSPI)
- 詳細解讀Zynq的三種啟動(dòng)方式(JTAG,SD,QSPI)-本文介紹zynq上三種方式啟動(dòng)文件的生成和注意事項,包括只用片上RAM(OCM)和使用DDR3兩種情況。 JTAG方式 JTAG方式是調試中最常用的方式,在SDK中 在“Project Explorer”窗口工程上右鍵->Debug As->Debug Configurations可以看到以下窗口 首次打開(kāi)左邊窗口中Xilinx C/C++ application(GDB)下沒(méi)有子項,這時(shí)雙擊Xilinx C/C++ application(GD
- 關(guān)鍵字: Xilinx RAM
FPGA的過(guò)去,現在和未來(lái)
- FPGA的過(guò)去,現在和未來(lái)-自Xilinx在1984年創(chuàng )造出FPGA以來(lái),這種可編程邏輯器件憑借性能、上市時(shí)間、成本、穩定性和長(cháng)期維護方面的優(yōu)勢,在通信、醫療、工控和安防等領(lǐng)域占有一席之地,在過(guò)去幾年也有極高的增長(cháng)率。而進(jìn)入了最近兩年,由于云計算、高性能計算和人工智能的繁榮,擁有先天優(yōu)勢的FPGA的關(guān)注度更是到達了前所未有的高度。本文從基礎出發(fā)談及FPGA的過(guò)去、現在與未來(lái)。
- 關(guān)鍵字: fpga xilinx 英特爾
Xilinx、Arm、Cadence和臺積公司共同宣布全球首款采用7納米工藝的CCIX測試芯片
- 賽靈思、Arm、Cadence和臺積公司今日宣布一項合作,將共同構建首款基于臺積7納米FinFET工藝的支持芯片間緩存一致性(CCIX)的加速器測試芯片,并計劃在2018年交付。這一測試芯片旨在從硅芯片層面證明CCIX能夠支持多核高性能Arm CPU和FPGA加速器實(shí)現一致性互聯(lián)?! £P(guān)于CCIX 出于功耗及空間方面的考慮,在數據中心內對應用進(jìn)行加速的需求日益增長(cháng),諸如大數據分析、搜索、機器學(xué)習、4G/5G無(wú)線(xiàn)、內存內數據處理、視頻分析及網(wǎng)絡(luò )處理等應用,都已受益于可在多個(gè)系統部件中無(wú)縫移動(dòng)
- 關(guān)鍵字: Xilinx Arm
Xilinx、ARM、Cadence和臺積電構建全球首款7納米CCIX測試芯片
- 賽靈思、Arm、Cadence和臺積公司今日宣布一項合作,將共同構建首款基于臺積7納米FinFET工藝的支持芯片間緩存一致性(CCIX)的加速器測試芯片,并計劃在2018年交付。這一測試芯片旨在從硅芯片層面證明CCIX能夠支持多核高性能Arm CPU和FPGA加速器實(shí)現一致性互聯(lián)。 出于功耗及空間方面的考慮,在數據中心內對應用進(jìn)行加速的需求日益增長(cháng),諸如大數據分析、搜索、機器學(xué)習、4G/5G無(wú)線(xiàn)、內存內數據處理、視頻分析及網(wǎng)絡(luò )處理等應用,都已受益于可在多個(gè)系統部件中無(wú)縫移動(dòng)數據的加速器引擎。CC
- 關(guān)鍵字: Xilinx 臺積電
第二屆全國大學(xué)生智能互聯(lián)創(chuàng )新大賽在重郵落幕
- 近日,由教育部高等學(xué)校電子信息類(lèi)專(zhuān)業(yè)教學(xué)指導委員會(huì )和中國電子學(xué)會(huì )聯(lián)合主辦,arm、Xilinx、ST、ADI、Google等公司協(xié)辦的 2017年第二屆“全國大學(xué)生智能互聯(lián)創(chuàng )新大賽”在重慶郵電大學(xué)舉行了全國總決賽,最終在四個(gè)組別的激烈角逐中十六支隊伍獲得了一等獎,三支隊伍贏(yíng)得了企業(yè)特別獎。第二屆全國大學(xué)生智能互聯(lián)創(chuàng )新大賽從2017年1月份啟動(dòng),歷時(shí)8個(gè)月,共吸引了560余支隊伍參賽。從參數的隊伍數量和學(xué)生人數上均比去年有顯著(zhù)提升。本次大賽在吸收前一屆比賽的經(jīng)驗基礎上,分成了智能交通、智能醫療、智能家居、智
- 關(guān)鍵字: arm Xilinx ST ADI
Xilinx 2017 OpenHW設計大賽及學(xué)術(shù)峰會(huì )獅城首秀

- All Programmable技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc.)今天在2017年度OpenHW 設計大賽和學(xué)術(shù)峰會(huì )上宣布,此次大會(huì )將著(zhù)重展示賽靈思 All Programmable 技術(shù)面向新加坡智慧城市和智慧校園計劃的優(yōu)勢。這個(gè)由賽靈思大學(xué)計劃(XUP)所發(fā)起的競賽和大會(huì )系與新加坡科技設計大學(xué)(SUTD)聯(lián)合主辦,并得到新加坡經(jīng)濟發(fā)展局(EDB)的支持,致力于通過(guò)產(chǎn)學(xué)研結合,共同推動(dòng)基于賽靈思開(kāi)放式All&nb
- 關(guān)鍵字: Xilinx OpenHW
Xilinx一級代理:賽靈思半導體的優(yōu)勢
- Xilinx(賽靈思)是全球領(lǐng)先的可編程邏輯完整解決方案的供應商。Xilinx研發(fā)、制造并銷(xiāo)售范圍廣泛的高級集成電路、軟件設計工具以及作為預定義系統級功能的IP核??蛻?hù)使用Xilinx及其合作伙伴的自動(dòng)化軟件工具和IP核對器件進(jìn)行編程,從而完成特定Xilinx(賽靈思)是全球領(lǐng)先的可編程邏輯完整解決方案的供應商?! ilinx研發(fā)、制造并銷(xiāo)售范圍廣泛的高級集成電路、軟件設計工具以及作為預定義系統級功能的IP核??蛻?hù)使用Xilinx及其合作伙伴的自動(dòng)化軟件工具和IP核對器件進(jìn)行編程,從而完成特定的邏輯
- 關(guān)鍵字: Xilinx FPGA
CPLD芯片選型(三)
- Xilinx CoolRunner 系列CPLD器件分CoolRunner-Ⅱ系列和CoolRunner XPLA 3系列器件。1999年8月,Xilinx收購了Philips的CoolRunner生產(chǎn)線(xiàn)并開(kāi)始提供XPLA(eXtenden Programmable Logic Array,加強型可編程邏輯陣列)系列器件
- 關(guān)鍵字: Xilinx CoolRunner CPLD
xilinx介紹
Xilinx ZYNQ技術(shù)中心
一、Xilinx公司介紹
Xilinx是全球領(lǐng)先的可編程邏輯完整解決方案的供應商。Xilinx研發(fā)、制造并銷(xiāo)售范圍廣泛的高級集成電路、軟件設計工具以及作為預定義系統級功能的IP(Intellectual Property)核??蛻?hù)使用Xilinx及其合作伙伴的自動(dòng)化軟件工具和IP核對器件進(jìn)行編程,從而完成特定的邏輯操作。Xilinx公司成立于 1984年,Xilinx首創(chuàng )了現場(chǎng)可編程邏輯陣列 [ 查看詳細 ]
相關(guān)主題
熱門(mén)主題
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì )員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
