<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> xilinx

Xilinx 拓展生態(tài)系統和平臺強化嵌入式視覺(jué)和工業(yè)物聯(lián)網(wǎng)產(chǎn)品組合

  •   All Programmable 技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc.)今天宣布通過(guò)拓展生態(tài)系統和硬件平臺進(jìn)一步擴大了其面向嵌入式視覺(jué)和工業(yè)物聯(lián)網(wǎng)市場(chǎng)的產(chǎn)品組合。此次發(fā)布強化了賽靈思于2015年公開(kāi)推出的賽靈思最新16nm Zynq® UltraScale+™ MPSoC和軟件定義SDSoC™開(kāi)發(fā)環(huán)境。這些新產(chǎn)品、開(kāi)發(fā)環(huán)境加上更為龐大生態(tài)系統的完美組合,讓賽靈思客戶(hù)能夠在快速發(fā)展的嵌入式視覺(jué)和工業(yè)物聯(lián)網(wǎng)市場(chǎng)中,開(kāi)發(fā)出高度差異化和高度靈活的應用。
  • 關(guān)鍵字: Xilinx  工業(yè)物聯(lián)網(wǎng)  

Xilinx 發(fā)布數據中心生態(tài)系統投資計劃致力于進(jìn)一步壯大云計算及NFV加速解決方案

  •   賽靈思公司(Xilinx, Inc.)今天宣布一項新的數據中心生態(tài)系統投資計劃,并由賽靈思旗下的投資機構“Xilinx 技術(shù)投資 (Xilinx Technology Ventures)”全權執行。該計劃主要用于技術(shù)投資,以豐富賽靈思的數據中心產(chǎn)品與服務(wù),并促進(jìn)行業(yè)創(chuàng )新,加速產(chǎn)品上市進(jìn)程及降低總擁有成本。新計劃專(zhuān)門(mén)針對新興工作負載應用解決方案,如機器學(xué)習、圖像及視頻處理、數據分析、存儲數據庫加速以及網(wǎng)絡(luò )加速等。   作為該計劃的一部分,賽靈思近期完成了數據中心生態(tài)系統的首次投
  • 關(guān)鍵字: Xilinx  FPGA   

Xilinx宣布實(shí)現收發(fā)器技術(shù)新突破 為數據中心互聯(lián)帶來(lái)更高成本效益

  •   賽靈思公司今天宣布其收發(fā)器技術(shù)有了新的突破,將為數據中心互聯(lián)帶來(lái)更高的成本效益。賽靈思的Virtex® UltraScale™器件符合25GE、50GE和100GE銅線(xiàn)及背板IEEE以及相關(guān)規范要求,并支持數據中心長(cháng)達5米長(cháng)的銅纜連接以及1米長(cháng)的背板互聯(lián)。有關(guān)規范包括IEEE 802.3bj 100GBASE-CR4/KR4、IEEE 802.3by 25GBASE-CR/CR-S/KR/KR-S、25 Gigabit Ethernet Consortium 50GBASE-CR2
  • 關(guān)鍵字: Xilinx  以太網(wǎng)  

Xilinx發(fā)貨業(yè)界首批高端FinFET FPGA:16nm Virtex UltraScale+器件

  •   賽靈思公司(NASDAQ:XLNX)今天宣布其 Virtex? UltraScale+? FPGA面向首批客戶(hù)開(kāi)始發(fā)貨,這是業(yè)界首款采用臺積公司(TSMC)16FF+工藝制造的高端FinFET FPGA。賽靈思在UltraScale+產(chǎn)品系列與設計工具上一直與100多家客戶(hù)積極接觸,目前已向其中60多家客戶(hù)發(fā)貨器件和/或開(kāi)發(fā)板。Virtex UltraScale+器件加上Zynq? UltraScale+ MPSoC和Kintex?
  • 關(guān)鍵字: Xilinx  FPGA  

Xilinx 帶領(lǐng)多核協(xié)會(huì ) OpenAMP 小組加速異構系統開(kāi)發(fā)進(jìn)程

  •   All Programmable 技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc. )今天宣布其已經(jīng)加入多核協(xié)會(huì ) (MCA) OpenAMP 工作組。該工作組成立之目的是致力于打造一家標準機構,以提升異構系統開(kāi)發(fā)的生產(chǎn)力并加速其上市進(jìn)程。多核協(xié)會(huì )總裁 Markus Levy 表示:“我們熱烈歡迎賽靈思幫助建立和領(lǐng)導這一全新 MCA OpenAMP 工作組,其在 FPGA 和 SoC 解決方案方面的豐富經(jīng)驗將為異構系統的開(kāi)發(fā)帶來(lái)重要貢獻。”   賽靈思的 OpenA
  • 關(guān)鍵字: Xilinx  OpenAMP   

Xilinx FPGA 推動(dòng)人群自動(dòng)監測技術(shù)的發(fā)展

  •   基于?Spartan?6?的實(shí)時(shí)運動(dòng)分類(lèi)系統為人群的自動(dòng)監測和監控開(kāi)辟新途徑?! ∪巳旱谋O控與監測已經(jīng)成為當前的一個(gè)重要領(lǐng)域。政府和安全部門(mén)都已經(jīng)開(kāi)始尋求在公共場(chǎng)所智能監測人群的更先進(jìn)的方式,從而避免在來(lái)不及采取行動(dòng)之前檢測到任何異?;顒?dòng)。但是在有效達成這一目的之前還需要克服一些障礙。例如,如果需要一天?24?小時(shí)同時(shí)監測整個(gè)城市里所有可能的人群活動(dòng),僅靠全人工監測是不可能的,尤其在安裝有數千部?CCTV?攝像頭的情況下更是如此?!?/li>
  • 關(guān)鍵字: Xilinx  FPGA  

為打破FPGA壟斷局面 科技巨鱷各耍手段

  • FPGA市場(chǎng)前景誘人,但是門(mén)檻之高在芯片行業(yè)里無(wú)出其右,排名前4公司手握9000余項專(zhuān)利,如此之多的技術(shù)專(zhuān)利構成的技術(shù)壁壘當然高不可攀。
  • 關(guān)鍵字: FPGA  Xilinx  Altera  

Xilinx 加速客戶(hù)醫療創(chuàng )新技術(shù)的上市速度

  •   All Programmable平臺、醫療認證IP和軟件協(xié)議棧助力賽靈思客戶(hù)更早向市場(chǎng)推出能夠挽救生命的設備?! ‰娮赢a(chǎn)品以很多種方式影響我們的生活,但在一個(gè)領(lǐng)域中電子設備具有生死攸關(guān)的影響,那就是醫療行業(yè)。人們的壽命越來(lái)越長(cháng),這很大程度上得益于醫療水平的不斷提高,而醫療水命的提高又受益于醫療電子設備的快速進(jìn)步??蛻?hù)在過(guò)去三十年里利用賽靈思All Programmable器件創(chuàng )造了一系列創(chuàng )新技術(shù)?! ∪缃?,賽靈思FPGA(包括不斷增加的片上系統,例如Zynq?-7000 
  • 關(guān)鍵字: Xilinx  FPGA  

2015華中科技大學(xué)賽靈思開(kāi)源硬件創(chuàng )新創(chuàng )業(yè)大賽(DIGILENT校園杯)圓滿(mǎn)收官

  •   2015 年 12 月- 2015年12 月 26 日,華中科技大學(xué)(以下簡(jiǎn)稱(chēng)“華科”)與FPGA芯片供應商賽靈思,Xilinx全球教育市場(chǎng)合作伙伴DIGILENT有限公司( 中文名稱(chēng)“迪芝倫”)及中國區分銷(xiāo)伙伴依元素科技聯(lián)合舉辦的2015年度華中科技大學(xué)賽靈思開(kāi)源硬件創(chuàng )新創(chuàng )業(yè)大賽(DIGILENT校園杯)舉行了復賽以及最終的決賽。此次比賽由華科電子信息與通信學(xué)院牽頭,DIGILENT中國有限公司作為賽靈思在教育市場(chǎng)的全球
  • 關(guān)鍵字: DIGILENT  NI  LabVIEW  華科  Xilinx  ALL Programmable  

采用C/C++、OpenCL編程中的下個(gè)邏輯步驟

  • 自從賽靈思在上世紀 80 年代初期開(kāi)發(fā)和推出世界首款 FPGA后,這些用途豐富的可編程邏輯器件就成為硬件工程師的 MacGyver 萬(wàn)能工具。 賽靈思最近發(fā)布了 SDxTM 系列開(kāi)發(fā)環(huán)境(即 SDAccelTM、SDSoCTM 和 SDNetTM), 使軟件開(kāi)發(fā)人員和系統工程師(非 FPGA 設計人員)能夠利用賽靈思器件輕松創(chuàng )建自己的定制化軟件定義硬件,從而助力更多創(chuàng )意頭腦實(shí)現非凡的創(chuàng )新技術(shù)。介紹這些新型環(huán)境以及賽靈思及其 聯(lián)盟成員提供的其他軟件開(kāi)發(fā)資源之 前,我們先來(lái)思量一下處理架構的演變 及其對軟件開(kāi)
  • 關(guān)鍵字: xilinx  zynq  poencl  SDAccelTM  

加速第二代分布式計算普及 IBM-Xilinx啟動(dòng)首屆異構計算大賽

  •   繼今年9月OpenPOWER基金會(huì )推出第二代分布式計算概念并成立聯(lián)盟這一全球計算領(lǐng)域的里程碑式事件之后,為加速第二代分布式計算的進(jìn)一步普及及落地應用,OpenHW開(kāi)源硬件社區(http://www.openhw.org)、IBM公司和Xilinx公司聯(lián)合宣布首屆IBM-Xilinx異構計算大賽今日正式啟動(dòng),面向全國工程和學(xué)術(shù)研究領(lǐng)域征集最具創(chuàng )意的異構計算方案, 并為這些方案的實(shí)現提供強大的技術(shù)支持?! ∏迦A大學(xué)、上海交通大學(xué)、復旦大學(xué)、天津大學(xué)和北京交通大學(xué)的學(xué)界專(zhuān)家和IBM、Xilinx公
  • 關(guān)鍵字: IBM  Xilinx  

Xilinx宣布支持16nmUltraScale+ 器件的工具與文檔公開(kāi)提供

  •   All Programmable 技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc. )今天宣布支持16nmUltraScale+?系列的工具及文檔面向公眾公開(kāi)提供,其中包含Vivado? 設計套件HLx版、嵌入式軟件開(kāi)發(fā)工具、賽靈思Power Estimator (功耗評估器),以及用于Zynq? UltraScale+ MPSoC及Kintex? UltraScale+器件的技術(shù)文檔。設計開(kāi)發(fā)者們現在就可以在自己特定的設計上,通過(guò)UltraScale+產(chǎn)品系列實(shí)現比28nm器件高出2-5
  • 關(guān)鍵字: Xilinx  FPGA  

Xilinx和IBM宣布戰略合作攜手加速數據中心應用

  •   IBM(NYSE:IBM)和賽靈思公司今天聯(lián)合宣布開(kāi)展一項多年戰略協(xié)作,在IBM POWER系統上運用賽靈思FPGA加速工作負載處理技術(shù),以打造更高性能、更高能效的數據中心應用。IBM和賽靈思已簽署一項(保密)協(xié)議,并將通過(guò)OpenPOWER基金會(huì )進(jìn)行合作,共同開(kāi)發(fā)開(kāi)放式加速基礎架構、軟件和中間件,以滿(mǎn)足機器學(xué)習、網(wǎng)絡(luò )功能虛擬化 (NFV)、基因分析、高性能計算 (HPC) 和大數據分析等新興應用的需求。   隨著(zhù)異構工作負載日益普及,許多數據中心開(kāi)始采用應用加速器以低功耗滿(mǎn)足吞吐量和時(shí)延要求。賽靈
  • 關(guān)鍵字: Xilinx  IBM  

在Xilinx FPGA上快速實(shí)現JESD204B

  •   簡(jiǎn)介   JESD204是一種連接數據轉換器(ADC和DAC)和邏輯器件的高速串行接口,該標準的 B 修訂版支持高達 12.5 Gbps串行數據速率,并可確保 JESD204 鏈路具有可重復的確定性延遲。隨著(zhù)轉換器的速度和分辨率不斷提升,JESD204B接口在A(yíng)DI高速轉換器和集成RF收發(fā)器中也變得更為常見(jiàn)。此外,FPGA和ASIC中靈活的串行器/解串器(SERDES)設計正逐步取代連接轉換器的傳統并行LVDS/CMOS接口,并用來(lái)實(shí)現 JESD204B物理層。本文介紹如何快速在Xilinx?
  • 關(guān)鍵字: Xilinx  FPGA  

Xilinx宣布業(yè)界首款 16nm All Programmable MPSoC提前發(fā)貨

  •   賽靈思上周(美國時(shí)間9月30日)宣布比原定計劃提前一個(gè)季度向客戶(hù)提前交付業(yè)界首款 16nm 多處理器 SoC(MPSoC)。早期版本的 Zynq® UltraScale+™ MPSoC 能幫助賽靈思客戶(hù)立即開(kāi)始設計并提供基于 MPSoC 的系統。Zynq® UltraScale+™ MPSoC 采用臺積公司 (TSMC) 的 16FF+ 工藝打造,支持新一代嵌入式視覺(jué)、ADAS、工業(yè)物聯(lián)網(wǎng) (I-IoT) 和通信系統的開(kāi)發(fā),并可為新一代系統提供 5 倍的系統級性
  • 關(guān)鍵字: Xilinx  MPSoC  
共721條 10/49 |‹ « 8 9 10 11 12 13 14 15 16 17 » ›|

xilinx介紹

Xilinx ZYNQ技術(shù)中心 一、Xilinx公司介紹   Xilinx是全球領(lǐng)先的可編程邏輯完整解決方案的供應商。Xilinx研發(fā)、制造并銷(xiāo)售范圍廣泛的高級集成電路、軟件設計工具以及作為預定義系統級功能的IP(Intellectual Property)核??蛻?hù)使用Xilinx及其合作伙伴的自動(dòng)化軟件工具和IP核對器件進(jìn)行編程,從而完成特定的邏輯操作。Xilinx公司成立于 1984年,Xilinx首創(chuàng )了現場(chǎng)可編程邏輯陣列 [ 查看詳細 ]

相關(guān)主題

熱門(mén)主題

關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>