EEPW首頁(yè) >>
主題列表 >>
multi-pll
multi-pll 文章 進(jìn)入multi-pll技術(shù)社區
如何滿(mǎn)足復雜系統的高性能時(shí)序需求

- 時(shí)鐘設備設計使用 I2C 可編程小數鎖相環(huán) (PLL),可滿(mǎn)足高性能時(shí)序需求,這樣可以產(chǎn)生零 PPM(百萬(wàn)分之一)合成誤差的頻率。高性能時(shí)鐘 IC 具有多個(gè)時(shí)鐘輸出,用于驅動(dòng)打印機、掃描儀和路由器等應用系統的子系統,例如處理器、FPGA、數據轉換器等。此類(lèi)復雜系統需要動(dòng)態(tài)更新參考時(shí)鐘的頻率,以實(shí)現 PCIe 和以太網(wǎng)等其它諸多協(xié)議?! r(shí)鐘 IC 屬于 I2C 從器件,需要主控制器來(lái)
- 關(guān)鍵字: I2C PLL
如何根據數據表規格算出鎖相環(huán)(PLL)中的相位噪聲

- 也許你也會(huì )跟我一樣認為典型數據表中的某些規格難以理解,這是因為其中涵蓋了一些你不太熟悉的隱含慣例。對許多RF系統工程師而言,其中一種規格便是鎖相環(huán)(PLL)中的相位噪聲。當信號源被用作本機振蕩器(LO)或高速時(shí)鐘時(shí),相位噪聲性能對滿(mǎn)足系統要求起到了重要作用。最初從數據表中推斷出該規格時(shí)似乎就像一個(gè)獨立的項目。下面我來(lái)講解一下如何通過(guò)讀取PLL的相位噪聲規格來(lái)對您的無(wú)線(xiàn)電或高速應用可達到的性能進(jìn)行初步評估?! ∽⒁?,PLL是一種控制回路,這種系統具備頻率響應功能。參考路徑中生成的噪聲受控于回路中對系統輸
- 關(guān)鍵字: PLL VCO
PLL回路濾波器設計的調整指南

- 假設您已經(jīng)通過(guò)迭代信息傳遞相位邊限和回路帶寬在鎖相環(huán)(PLL)上花費了一些時(shí)間。但遺憾地是,還是無(wú)法在相位噪聲、雜散和鎖定時(shí)間之間達成良好的平衡。感到泄氣?想要放棄?等一下!你是否試過(guò)伽馬優(yōu)化參數? 伽馬優(yōu)化參數 伽馬是一個(gè)數值大于零的變量。當伽馬等于1時(shí),相位邊限在回路頻處會(huì )達到最大值(圖1)。很多回路濾波器設計方法把伽馬值設為1,這是個(gè)很好的起點(diǎn),但還有進(jìn)一步優(yōu)化的空間?! D1:伽馬等于1時(shí)的波德圖 伽馬能夠有效用于優(yōu)化帶內相位噪聲,尤其是因壓控振蕩器 (VCO) 帶來(lái)
- 關(guān)鍵字: PLL 回路濾波器
PLL回路濾波器設計的調整指南

- 假設您已經(jīng)通過(guò)迭代信息傳遞相位邊限和回路帶寬在鎖相環(huán)(PLL)上花費了一些時(shí)間。但遺憾地是,還是無(wú)法在相位噪聲、雜散和鎖定時(shí)間之間達成良好的平衡。感到泄氣?想要放棄?等一下!你是否試過(guò)伽馬優(yōu)化參數? 伽馬優(yōu)化參數 伽馬是一個(gè)數值大于零的變量。當伽馬等于1時(shí),相位邊限在回路頻處會(huì )達到最大值(圖1)。很多回路濾波器設計方法把伽馬值設為1,這是個(gè)很好的起點(diǎn),但還有進(jìn)一步優(yōu)化的空間?! D1:伽馬等于1時(shí)的波德圖 伽馬能夠有效用于優(yōu)化帶內相位噪聲,尤其是因壓控振蕩器 (VCO) 帶來(lái)
- 關(guān)鍵字: PLL 濾波器
【E問(wèn)E答】模擬鎖相環(huán)電路鎖定檢測問(wèn)題解答
- 模擬鎖相環(huán)電路鎖定檢測問(wèn)題解答 1.PLL鎖定有那些檢測方法,它們特點(diǎn)是什么? 一種是最為簡(jiǎn)單的數字檢測,它利用輸入參考的分頻信號與VCO反饋的分頻信號,在PFD里鑒相的結果,通過(guò)連續結果時(shí)鐘周期檢測到鑒相的脈寬小于某值,作為鎖定的有效判決規則。這種檢測方式,判決方式簡(jiǎn)單,判斷的結果只有鎖定和非鎖定兩種情況?! ×硪环N方式是模擬鎖定檢測,也稱(chēng)為N溝道漏級開(kāi)路檢測,它的實(shí)現原則是通過(guò)對于PFD輸出的超前和滯后脈沖做XOR操作,直接將得出的結果輸出。由于XOR的結果有是一串高低的脈沖,所以需要外部電路
- 關(guān)鍵字: 鎖相環(huán) PLL
基于A(yíng)DIsimPLL 3.1的鎖相環(huán)環(huán)路濾波器設計
- 對鎖相環(huán)環(huán)路濾波器進(jìn)行簡(jiǎn)單分析,對ADIsimPLL 3.1模擬軟件的功能特點(diǎn)做了簡(jiǎn)要介紹,并利用仿真軟件對一款頻率合成器的環(huán)路濾波器進(jìn)行仿真設計,結果表明該軟件在設計應用中方便快捷,能夠幫助設計出滿(mǎn)足指標要求且性能穩定的環(huán)路濾波器。
- 關(guān)鍵字: 環(huán)路帶寬 PLL 環(huán)路濾波器 壓控靈敏度
multi-pll介紹
您好,目前還沒(méi)有人創(chuàng )建詞條multi-pll!
歡迎您創(chuàng )建該詞條,闡述對multi-pll的理解,并與今后在此搜索multi-pll的朋友們分享。 創(chuàng )建詞條
歡迎您創(chuàng )建該詞條,闡述對multi-pll的理解,并與今后在此搜索multi-pll的朋友們分享。 創(chuàng )建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì )員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
