<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> ip核

發(fā)展國內硅知識產(chǎn)權若干建議

  •   發(fā)展國內硅知識產(chǎn)權,首先要重視高端通用IP核研發(fā)、驗證與評估。   SoC實(shí)現的重要途徑是復用高質(zhì)量的成熟IP。而IP設計和驗證是高質(zhì)量IP開(kāi)發(fā)流程中兩個(gè)不可或缺的部分。應該看到,由于國內IP供應商在產(chǎn)品和技術(shù)上不夠成熟,國外有成熟產(chǎn)品的IP供應商難以提供全面的本地技術(shù)支持等因素,SoC設計者和IP開(kāi)發(fā)者都提出IP核評測的迫切需求。尤其是隨著(zhù)工藝的不斷進(jìn)步及IP復雜度的不斷提高,IP設計和驗證也面臨著(zhù)越來(lái)越多的挑戰。所以,根據SoC/IP系統的特點(diǎn),提高驗證的效率和驗證的可重用性,創(chuàng )建新的驗證解決方
  • 關(guān)鍵字: IC設計  SoC  IP核  集成電路  

山東華芯半導體研發(fā)中心“起航”

  •   記者從省科技廳獲悉,山東華芯半導體有限公司與山東信息通信技術(shù)研究院管理中心日前正式簽署協(xié)議,其運營(yíng)管理的山東華芯集成電路設計研發(fā)中心,入駐山東信息通信技術(shù)研究院,開(kāi)展研發(fā)工作。這意味著(zhù)高新區在打造集成電路產(chǎn)業(yè)高地方面又邁出了重要一步。   山東華芯半導體有限公司成立于2008年5月,一期注冊資本3億元,由浪潮電子信息產(chǎn)業(yè)股份有限公司、山東省高新技術(shù)投資有限公司、濟南高新控股集團有限公司各出資1億元發(fā)起設立,是一家專(zhuān)門(mén)從事集成電路產(chǎn)業(yè)投資、技術(shù)和產(chǎn)品研發(fā)、生產(chǎn)和銷(xiāo)售的高新技術(shù)企業(yè)。近期,華芯公司成功收
  • 關(guān)鍵字: 浪潮  IP核  存儲系統芯片  

基于FPGA IP核的FFT實(shí)現

  • 對于FFT而言,很多領(lǐng)域都提出了其高速實(shí)時(shí)運算的要求。利用FFT IP核實(shí)現FFT算法,并在cycloneⅡ系列的EP2C70F896C8器件上設計出處理速度為69.58 MHz的24位512點(diǎn)復數FFT處理器需29.3 μs,該方法具有效率高、速度快、周期短、靈活性強等特點(diǎn)。仿真結果表明此方法具有良好性能。
  • 關(guān)鍵字: FPGA  FFT  IP核    

基于Q-Coder算術(shù)編碼器的IP核設計與研究

  •   1 概述   JPEG2000[1,2]是新的靜止圖像壓縮標準,它具有的多種特性使得它有著(zhù)廣泛的應用前景。目前為止,JPEG2000的解決方案比較少,并且其中的絕大部分是軟件解決方案:Jasper[3]軟件是經(jīng)IEC JTC1/SC29/WG1小
  • 關(guān)鍵字: Q-Coder  IP核  算術(shù)  編碼器    

USB IP核的設計和應用

  • 摘要:由于USB接口廣泛應用,現在眾多SoC中都嵌入了USBIP核。但當前市場(chǎng)上的USB IP核一般僅僅針對某一種總線(xiàn)結構的SoC,可重用性不強。介紹了一款可配置的USB IP核設計,重點(diǎn)描述USB IP核的結構劃分,詳細闡述了各模
  • 關(guān)鍵字: USB  IP核    

MC8051單片機IP核的FPGA實(shí)現與應用

  • 分析了與標準805l MCU兼容的MC805l IP核結構原理與設計層次,詳細論述了MC8051 IP核的FPGA實(shí)現與應用方法。通過(guò)試驗驗證,其性能比標準8051 MCU高,方便與系統其他模塊的集成。在各種嵌入式系統和片上系統中使用該IP核具有重要意義。
  • 關(guān)鍵字: 8051  FPGA  MC  IP核    

基于EDA技術(shù)的單片機IP核設計

  • 摘 要:本文介紹了利用EDA技術(shù)設計出與MCS-51系列微處理器指令集完全兼容的8位嵌入式微處理器芯片的IP核,并經(jīng)過(guò)驗證獲得了滿(mǎn)意的效果。
    關(guān)鍵詞: 電子設計自動(dòng)化;知識產(chǎn)權核;設計 1. 引言EDA(Electronic De
  • 關(guān)鍵字: EDA  單片機  IP核    

如何仿真IP核(建立modelsim仿真庫完整解析)

  •   IP核生成文件:(Xilinx/Altera 同)   IP核生成器生成 ip 后有兩個(gè)文件對我們比較有用,假設生成了一個(gè) asyn_fifo 的核,則asyn_fifo.veo 給出了例化該核方式(或者在 Edit->Language Template->COREGEN 中找到verilog/VHDL 的例化方式)。asyn_fifo.v 是該核的行為模型,主要調用了 xilinx 行為模型庫的模塊,仿真時(shí)該文件也要加入工程。(在 ISE中點(diǎn)中該核,在對應的 processes 窗口中
  • 關(guān)鍵字: IP核  

基于SOC應用的運算放大器IP核設計

  • 摘要:基于SOC應用,采用TSMC 0.18μm CMOS工藝,設計實(shí)現了一個(gè)低電壓、高增益的恒跨導軌到軌運算放大器IP核。該運放采用了一倍電流鏡跨導恒定方式和新型的共柵頻率補償技術(shù),比傳統結構更加簡(jiǎn)單高效。用Hspice對整個(gè)電路進(jìn)行仿真,在1.8V電源電壓、10pF負載電容條件下,其直流開(kāi)環(huán)增益達到103.5dB,相位裕度為60.5度,輸入級跨導最大偏差低于3%。 關(guān)鍵詞:運算放大器;軌到軌;共柵頻率補償;IP核   1引言   在SOC的模擬集成電路設計中,使用簡(jiǎn)單的電路結構
  • 關(guān)鍵字: SOC  運算放大器  軌到軌  共柵頻率補償  IP核  

ATM流量控制器IP核的設計和實(shí)現

  •   0 引言   ATM異步傳遞方式是建立在電路交換和分組交換基礎上的一種面向連接的快速分組交換技術(shù),它采用定長(cháng)分組作為傳輸和交換的單位,并具有端到端QOS保證、完善的流量控制和擁塞控制,以及較好的技術(shù)綜合能力等優(yōu)勢,這些都是目前的IP技術(shù)所不及的。和傳統的STM電路相比,ATM技術(shù)對數據交換中猝發(fā)分組的適應能力和傳輸線(xiàn)路的利用率都是很高的。雖然,由于靈活性和價(jià)格的原因,ATM技術(shù)沒(méi)有獲得預期的成功,但其流量控制機制對當前變長(cháng)分組骨干網(wǎng)的流量控制還是具有重要的參考價(jià)值,所以有必要對ATM的流量控制及其實(shí)
  • 關(guān)鍵字: IP核  ATM  流量控制器  CPLD  FPGA  

80C51原始IP核內部RAM的擴展方案

  •   引言   80C51系列單片機是一類(lèi)經(jīng)典的8位微處理器,其設計方法和體系結構一直是其他各類(lèi)單片機設計的參考典范,自從20世紀80年代面世以后,得到了極大的發(fā)展與應用。直到今天,市場(chǎng)上還有一大部分單片機應用成品將其作為處理核心?;?0C51系列單片機無(wú)知識產(chǎn)權保護、市場(chǎng)應用廣泛等優(yōu)點(diǎn),對其進(jìn)行功能拓展,既有利于經(jīng)濟上節約成本,也有利于成果的推廣使用。而隨著(zhù)單片機應用日趨復雜化,傳統的51系列單片機在設計上的不足逐漸顯現出來(lái)。如在現有128字節內部RAM基礎上,處理一些比較復雜的算法就顯不足。鑒于此,
  • 關(guān)鍵字: IP核  RAM  80C51  寄存器  

Motion JPEG視頻壓縮IP核的設計與實(shí)現

  •   引言   隨著(zhù)多媒體技術(shù)及通信技術(shù)的快速發(fā)展,在嵌入式平臺上實(shí)現連續圖像壓縮的需求已變得日益廣泛。常用的系統結構是獨立處理器配和專(zhuān)用圖像壓縮芯片或者是只用一個(gè)高主頻的數字信號處理器完成主要功能。但隨著(zhù)大規模集成電路技術(shù)的發(fā)展及市場(chǎng)對產(chǎn)品低成本的要求不斷提高,一種新的在嵌入式平臺上實(shí)現連續圖像壓縮的系統結構正逐步成為上述兩種系統結構的替代者。這種新的結構就是Altera公司提出的基于A(yíng)valon總線(xiàn)的SOPC結構。SOPC結構可以把處理器,圖像壓縮IP核,通訊單元及控制單元集成到一塊FPGA芯片上。較
  • 關(guān)鍵字: IP核  Motion JPEG  視頻壓縮  多媒體  通信  嵌入式  

一種8位嵌入式RISC MCU IP核數據通道模型設計

  •   隨著(zhù)IC產(chǎn)業(yè)的發(fā)展,IP核的需求越來(lái)越高。微控制器MCU(Micro Control Unit)是嵌入式系統的核心,8位MCU IP核具有很高的通用性和靈活性,廣泛地應用于工業(yè)控制、機械設備、家用電器以及汽車(chē)等各個(gè)領(lǐng)域。本文設計的MCU IP核與Microchip公司的PIC16C57完全兼容[1]。MCU IP核采用哈佛結構,內部單元可簡(jiǎn)化為時(shí)序控制和數據通道兩部分。時(shí)序控制部分為數據通道提供控制信號,控制數據流動(dòng)方向以及數據通路的選擇,它是IP核的指揮中心;數據通道部分在控制部分的控制下,具體實(shí)現
  • 關(guān)鍵字: 嵌入式  IP核  MCU  數據通道  

高效FPGA乘法器在無(wú)線(xiàn)基站中的使用

  •   基于WiMax及其派生標準的新興寬帶無(wú)線(xiàn)協(xié)議需要越來(lái)越高的吞吐量和數據速率。這些協(xié)議提出的快速芯片速率和數字射頻處理可以在使用FPGA方案的硬件上得到最佳的實(shí)現。   FPGA非常適合作為高性能、高性?xún)r(jià)比的解決方案來(lái)實(shí)現這些物理層協(xié)議中的數字功能,因為它們包括以下豐富的資源:   1.DSP模塊,可以用來(lái)實(shí)現各種FIR濾波和FFT/IFFT操作所要求的乘法器和加法器/累加器功能;   2. SERDES收發(fā)器,可以支持無(wú)線(xiàn)前端與基帶數字板之間的CPRI和OBSAI接口;   3. 重要的FPG
  • 關(guān)鍵字: FPGA  乘法器  無(wú)線(xiàn)  基站  WiMax  DSP  IP核  

FSL總線(xiàn)IP核及其在MicoBlaze系統中的應用

  •   引 言   隨著(zhù)半導體制造工藝的發(fā)展,以FPGA(現場(chǎng)可編程門(mén)陣列)為代表的新一代可編程邏輯器件(PLD)的邏輯資源密度不斷增加,使得可編程技術(shù)很自然地就與系統芯片集成技術(shù)(SoC)的結合日益緊密,并逐步成為可配置平臺技術(shù)(configurable platform)的主流。   目前,各主要PLD廠(chǎng)商基于FPGA的可配置平臺雖然大都采用“微處理器十可編程邏輯”的架構,但在開(kāi)發(fā)基于FPGA的嵌入式系統時(shí),卻采用了各自不同的方式來(lái)整合處理器系統與片上的其他邏輯資源(大多數以用
  • 關(guān)鍵字: IP核  FSL  MicoBlaze  FPGA  RISC  OPB  LMB  
共170條 10/12 |‹ « 3 4 5 6 7 8 9 10 11 12 »

ip核介紹

IP核概述   IP核則是一段具有特定電路功能的硬件描述語(yǔ)言程序,該程序與集成電路工藝無(wú)關(guān),可以移植到不同的半導體工藝中去生產(chǎn)集成電路芯片。利用IP核設計電子系統,引用方便,修改基本元件的功能容易。具有復雜功能和商業(yè)價(jià)值的IP核一般具有知識產(chǎn)權,盡管IP核的市場(chǎng)活動(dòng)還不規范,但是仍有許多集成電路設計公司從事IP核的設計、開(kāi)發(fā)和營(yíng)銷(xiāo)工作。IP核有兩種,與工藝無(wú)關(guān)的VHDL程序稱(chēng)為軟核;具有特定電路 [ 查看詳細 ]

熱門(mén)主題

IP核    樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>