<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> ip核

基于FPGA的信息安全系統設計

  • 本模塊采用xilinx公司的Spartan 3E系列XC3S500E型FPGA作為核心控制芯片,對采集到底模擬信號進(jìn)行數字轉換后通過(guò)3DES算法進(jìn)行加密、然后通過(guò)網(wǎng)絡(luò )傳輸,再經(jīng)過(guò)解密算法解密出明文數據。
  • 關(guān)鍵字: 信息安全系統  RAM  IP核  FPGA  乒乓操作  

基于CPLD的內燃機車(chē)邏輯控制模塊的設計

  • 作者:王 曦 王立德 劉 彪 丁國君
    0 引言?xún)热紮C車(chē)在實(shí)際應用中仍占有很大的比重,比如在貨運及調車(chē)運轉方面發(fā)揮著(zhù)重要的作用,且隨著(zhù)科學(xué)技術(shù)的發(fā)展,對機車(chē)的可靠性,安全性及高效性提出了更高的要求。因此,基于
  • 關(guān)鍵字: 無(wú)觸點(diǎn)化  SOC  邏輯控制  IP核  CAN  

基于A(yíng)ltera浮點(diǎn)IP核實(shí)現浮點(diǎn)矩陣相乘運算的改進(jìn)設計

  • 嵌入式計算作為新一代計算系統的高效運行方式,應用于多個(gè)高性能領(lǐng)域,如陣列信號處理、核武器模擬、計算流體動(dòng)力學(xué)等。在這些科學(xué)計算中,需要大量的浮點(diǎn)矩陣運算。而目前已實(shí)現的浮點(diǎn)矩陣運算是直接使用VHDL語(yǔ)言編
  • 關(guān)鍵字: Altera  浮點(diǎn)  IP核  點(diǎn)矩陣    

ALTECC_DECODER IP核的IEEE 1500 Wrapper設計

  • 摘要 IP核的廣泛應用提高了電路集成的效率。由于眾多功能各異的IP核集成在電路中,完善的測試機制是確保其正常工作的前提。因此,如何對IP核進(jìn)行測試成為復用IP核技術(shù)必須解決的問(wèn)題。IEEE Std 1500提供了IP核的測試
  • 關(guān)鍵字: IP核  IEEE 1500 Wrapper  Hamming碼  

基于FPGA IP核的FFT實(shí)現與改進(jìn)

  • 摘要 利用FPGA IP核設計了一種快速、高效的傅里葉變換系統。針對非整數倍信號周期截斷所導致的頻譜泄露問(wèn)題,提出了一種通過(guò)時(shí)輸入信號加窗處理來(lái)抑制頻譜泄露的方法。利用Modelsim和Matlab對設計方案進(jìn)行了仿真,同
  • 關(guān)鍵字: FFT  FPGA  IP核  加窗處理  

基于A(yíng)valon總線(xiàn)SHT11溫濕度傳感器自定義IP核的開(kāi)發(fā)

  • SOPC(System On a Programmable Chip,可編程芯片系統)就是在一個(gè)可編程芯片上實(shí)現一個(gè)電子系統的技術(shù)。SOPC是可編程邏輯器件技術(shù)和SoC(System on Chip)技術(shù)發(fā)展與
  • 關(guān)鍵字: Avalon總線(xiàn)  SHT11  溫濕度傳感器  IP核   

一種CORDIC協(xié)處理器核的設計與實(shí)現

  • 一種CORDIC協(xié)處理器核的設計與實(shí)現, 隨著(zhù)航天技術(shù)的發(fā)展,航天任務(wù)對于導航計算機的性能要求越來(lái)越高。導航計算機除了要對傳感器數據進(jìn)行采集,與控制系統進(jìn)行實(shí)時(shí)通訊,還要能進(jìn)行實(shí)時(shí)的計算。盡管目前航天任務(wù)中使用的處理器芯片性能越來(lái)越強,但大多
  • 關(guān)鍵字: FPGA  IP核  CORDIC  協(xié)處理器  

Arasan推出支持TSMC 28納米HPC工藝的DPHY IP核

  •   Arasan今日宣布,其MIPI DPHY IP核Ver1.2版本即刻開(kāi)始供貨,該版本在TSMC 28納米HPC工藝之上可支持高達2.5Gbps的速度。該IP產(chǎn)品將很快被移植到TSMC最新的HPC Plus工藝上。Arasan的MIPI DPHY IP核向下兼容以前的標準版本,需要時(shí)能夠以1.5Gbps或更低的速度運行。   Arasan提供的最新DPHY IP產(chǎn)品使用了全新的、正在申請專(zhuān)利的DPHY架構,該架構為實(shí)現超低功耗和超小面積而優(yōu)化了DPHY設計。   “我們利用自己在DPH
  • 關(guān)鍵字: Arasan  IP核  

零基礎學(xué)FPGA (二十一)SOPC進(jìn)階,自定義AD轉換IP核設計全流程

  •   今天帶大家來(lái)設計一個(gè)自定義的IP核,我們從最基本的做起,包括datasheet 的理解,設計的整體框架,AD轉換代碼的編寫(xiě),仿真,Avalon-MM總線(xiàn)接口的編寫(xiě),硬件系統還是基于上次的硬件系統,不過(guò)我們不再用altera給我們提供的IP核了,我們要自己做一個(gè),有時(shí)候我們找不到他們提供的IP核,或者有些IP核是收費的,這個(gè)時(shí)候我們就可以自己來(lái)編寫(xiě)自己的IP,雖然沒(méi)有官方的那么標準,但是用來(lái)做一些實(shí)驗還是沒(méi)什么問(wèn)題的。   這次實(shí)驗我用的是原來(lái)我那塊板子,因為那塊板子上有AD轉換芯片,而我們上次搭建的
  • 關(guān)鍵字: SOPC  IP核  

Leon2微處理器IP核原理及應用

  •   引 言   Leon2是GaislerResearch公司于2003年研制完成的一款32位、符合IEEE-1754(SPARCVS)結構的處理器IP核。它的前身是歐空局研制的Leon以及ERC32。Leon2的目標主要是權衡性能和價(jià)格、高的可靠性、可移植性、可擴展性、軟件兼容性等.其內部硬件資源可裁剪(可配置)、主要面向嵌入式系統,可以用FPGA/CPLD和ASIC等技術(shù)實(shí)現。Leon2處理器的片上資源如下:分離的指令和數據Cache、硬件乘法器和除法器、中斷控制器、具有跟蹤緩沖器的調試支持單元(D
  • 關(guān)鍵字: Leon2  IP核  

Leon2處理器IP核的結構、技術(shù)特點(diǎn)及其軟硬件開(kāi)發(fā)過(guò)程

  •   引 言   Leon2是GaislerResearch公司于2003年研制完成的一款32位、符合IEEE-1754(SPARCVS)結構的處理器IP核。它的前身是歐空局研制的Leon以及ERC32。Leon2的目標主要是權衡性能和價(jià)格、高的可靠性、可移植性、可擴展性、軟件兼容性等.其內部硬件資源可裁剪(可配置)、主要面向嵌入式系統,可以用FPGA/CPLD和ASIC等技術(shù)實(shí)現。Leon2處理器的片上資源如下:分離的指令和數據Cache、硬件乘法器和除法器、中斷控制器、具有跟蹤緩沖器的調試支持單元(D
  • 關(guān)鍵字: Leon2  IP核  

11篇基于OLED的應用案例、技術(shù)文獻匯總

  •   有機發(fā)光二極管又稱(chēng)為有機電激光顯示(Organic Light-Emitting Diode,OLED),,具有自發(fā)光的特性,采用非常薄的有機材料涂層和玻璃基板,當有電流通過(guò)時(shí),這些有機材料就會(huì )發(fā)光,而且OLED顯示屏幕可視角度大,并且能夠節省電能。   基于Zynq的OLED驅動(dòng)設計   文章闡述了OLED的特性和SPI控制方式,給出了設計流程和硬件電路圖。利用Zynq的PL部分完成了OLED驅動(dòng)的IP核,利用Zynq的PS部分實(shí)現了OLED的驅動(dòng)程序設計。通過(guò)AXI總線(xiàn)實(shí)現PL和PS的通信。最
  • 關(guān)鍵字: IP核  Linux  

基于IP核的FIR低通濾波器的設計與實(shí)現

  •   0.引言   FIR(Finite Impulse Response,有限沖擊響應)數字濾波器具有穩定性高、可以實(shí)現線(xiàn)性相位等優(yōu)點(diǎn),廣泛被應用于信號檢測與處理等領(lǐng)域[1,2]。由于FPGA(Field Programmable Gate Array,現場(chǎng)可編程門(mén)陣列)基于查找表的結構和全硬件并行執行的特性,如何用FPGA 來(lái)實(shí)現高速FIR 數字濾波器成了近年來(lái)數字信號處理領(lǐng)域研究的熱點(diǎn)。目前,全球兩大PLD 器件供應商都提供了加速FPGA 開(kāi)發(fā)的IP(IntelligentProperty,知識產(chǎn)權
  • 關(guān)鍵字: IP核  FIR  低通濾波器  

基于IP核的FIR低通濾波器的設計與實(shí)現

  •   0.引言   FIR(Finite Impulse Response,有限沖擊響應)數字濾波器具有穩定性高、可以實(shí)現線(xiàn)性相位等優(yōu)點(diǎn),廣泛被應用于信號檢測與處理等領(lǐng)域[1,2]。由于FPGA(Field Programmable Gate Array,現場(chǎng)可編程門(mén)陣列)基于查找表的結構和全硬件并行執行的特性,如何用FPGA 來(lái)實(shí)現高速FIR 數字濾波器成了近年來(lái)數字信號處理領(lǐng)域研究的熱點(diǎn)。目前,全球兩大PLD 器件供應商都提供了加速FPGA 開(kāi)發(fā)的IP(IntelligentProperty,知識產(chǎn)權
  • 關(guān)鍵字: IP核  低通濾波器  

基于fpga二維小波變換核的實(shí)時(shí)可重構電路

  •   項目背景及可行性分析   2.1 項目名稱(chēng)及摘要:   基于fpga二維小波變換核的實(shí)時(shí)可重構電路   現場(chǎng)可編程門(mén)陣列為可進(jìn)化設計提供了一個(gè)理想的模板。FPGAs 提供了一個(gè)硬件環(huán)境 ,這個(gè)環(huán)境 可將邏輯物理實(shí)現和 布線(xiàn)資源 按照為了特定功能所配置的比特流而重新組織構建起來(lái)。 RTR設計工具 繞過(guò)傳統的fpga綜合以及比特流生成過(guò)程 使可進(jìn)化設計成為可能. JBits工具套裝 就為在Xilinx 的Virtex系列和4000系列設備上進(jìn)行RTR設計提供了一個(gè)設計環(huán)境。   這個(gè)項目旨在利用J
  • 關(guān)鍵字: fpga  小波變換  IP核  
共170條 4/12 |‹ « 2 3 4 5 6 7 8 9 10 11 » ›|

ip核介紹

IP核概述   IP核則是一段具有特定電路功能的硬件描述語(yǔ)言程序,該程序與集成電路工藝無(wú)關(guān),可以移植到不同的半導體工藝中去生產(chǎn)集成電路芯片。利用IP核設計電子系統,引用方便,修改基本元件的功能容易。具有復雜功能和商業(yè)價(jià)值的IP核一般具有知識產(chǎn)權,盡管IP核的市場(chǎng)活動(dòng)還不規范,但是仍有許多集成電路設計公司從事IP核的設計、開(kāi)發(fā)和營(yíng)銷(xiāo)工作。IP核有兩種,與工藝無(wú)關(guān)的VHDL程序稱(chēng)為軟核;具有特定電路 [ 查看詳細 ]

熱門(mén)主題

IP核    樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>