<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> fpga

基于FPGA的BPSK信號載頻估計單元設計與實(shí)現

  • 摘要:根據BPSK調制信號調制機理和平方倍頻法原理,在FPGA平臺上設計實(shí)現了BPSK調制信號載波頻率估計單元。利用ModelSim仿真環(huán)境對載頻估計功能進(jìn)行仿真,驗證了平方倍頻法對BPSK信號進(jìn)行載波信號估計的有效性。仿真
  • 關(guān)鍵字: FPGA  載頻估計  平方倍頻  BPSK  

駿龍科技Andrew ―― FPGA資深FAE的經(jīng)驗獨白

  • 看似簡(jiǎn)單的幾個(gè)問(wèn)題,Andrew卻回答的井井有條,小編已經(jīng)沒(méi)有辦法有什么其他詞語(yǔ)去形容了。本文Andrew不僅僅對FPGA入門(mén)學(xué)習流程做了詳細的分享,更是對FPGA開(kāi)發(fā)工作的要求分成大公司和小公司兩個(gè)層面來(lái)分析。你能想象
  • 關(guān)鍵字: FPGA  FAE  駿龍科技  

FPGA工程師的研發(fā)之道――總線(xiàn)的研究

  • 如果設計中有多個(gè)模塊,每個(gè)模塊內部有許多寄存器或者存儲塊需要配置或者提供讀出那么實(shí)現方式有多種,主要如下:實(shí)現方式一:可以在模塊頂部將所有寄存器引出,提供統一的模塊進(jìn)行配置和讀出。這種方式簡(jiǎn)單是簡(jiǎn)單,
  • 關(guān)鍵字: FPGA  總線(xiàn)  

Lark Board評估板 Cyclone V SoC的專(zhuān)用舞臺

  • 隨著(zhù)FPGA技術(shù)的高速發(fā)展,芯片規模不斷提升,帶來(lái)了更強的性能的同時(shí),也實(shí)現了更低的功耗。FPGA憑借其強大的并行信號處理能力,在應對控制復雜度低、數據量大的運算時(shí)具有較強的優(yōu)勢。但是在復雜算法的實(shí)現上,FPGA
  • 關(guān)鍵字: FPGA  RISC  英蓓特  

FPGA與CPLD的概念及其區別

  • 一、FPGA與CPLD的基本概念1.CPLDCPLD主要是由可編程邏輯宏單元(LMC,Logic Macro Cell)圍繞中心的可編程互連矩陣單元組成,其中LMC邏輯結構較復雜,并具有復雜的I/O單元互連結構,可由用戶(hù)根據需要生成特定的電路結
  • 關(guān)鍵字: FPGA    CPLD  

基于FPGA的短波AM解調器的設計

  • 摘要:調幅是中短波廣播中一種主要的調制方式。本文針對現有的模擬短波AM解調器的不足,提出了一種基于FPGA的全數字解調器。其最大的優(yōu)點(diǎn)是將系統中的模擬電路壓縮到最小。短波信號在前端經(jīng)過(guò)模數轉換器采樣后直接送
  • 關(guān)鍵字: 調幅  短波解調  FPGA Cordic  數字濾波器  

一種大功率數字音頻系統設計

  • 摘要:音頻編解碼芯片WM8731因其高性能、低功耗等優(yōu)點(diǎn)在很多音頻產(chǎn)品中得到了廣泛應用。本文提出了WM8731與FPGA的音頻編解碼系統,并嵌入大功率D類(lèi)功放技術(shù)作為音頻系統的功率放大應用,使得本系統效率高,體積小,音
  • 關(guān)鍵字: WM8731  FPGA  音頻系統  數字功放  

首款嵌入式FPGA誕生 AI將迎來(lái)最好時(shí)代?

  • 想要把FPGA嵌入到SoC中并非易事,不僅需要擁有FPGA的經(jīng)驗,更需要有IP集成的經(jīng)驗,不過(guò)收購Altera的英特爾剛好滿(mǎn)足。
  • 關(guān)鍵字: AI  FPGA  

基于圖像增強的去霧快速算法的FPGA實(shí)現

  • 摘要:基于圖像增強方法,本文提出了一種使用亮度映射的圖像去霧快速算法。此算法通過(guò)調整室外多霧場(chǎng)景圖像的對比度,提高了霧中物體的辨識度。算法的復雜度低、處理延遲小,實(shí)時(shí)性高,利于FPGA的實(shí)現。實(shí)現時(shí)不需外
  • 關(guān)鍵字: 圖像增強  實(shí)時(shí)去霧  FPGA 亮度映射  

如何用FPGA實(shí)現4G無(wú)線(xiàn)球形檢測器

  • MIMO無(wú)線(xiàn)系統最佳硬判決檢測方式是最大似然檢測器。ML檢測因為比特誤碼率 (BER)性能出眾,非常受歡迎。不過(guò),直接實(shí)施的復雜性會(huì )隨著(zhù)天線(xiàn)和調制方案的增加呈指數級增強,使ASIC或FPGA僅能用于使用少數天線(xiàn)的低密度調
  • 關(guān)鍵字: FPGA  MIMO  

SOPC進(jìn)階,自定義AD轉換IP核設計全流

  • 今天帶大家來(lái)設計一個(gè)自定義的IP核,我們從最基本的做起,包括datasheet 的理解,設計的整體框架,AD轉換代碼的編寫(xiě),仿真,Avalon-MM總線(xiàn)接口的編寫(xiě),硬件系統還是基于上次的硬件系統,不過(guò)我們不再用altera給我們
  • 關(guān)鍵字: fpga    sopc  

SDR SDRAM(架構篇)

  • 今天我們來(lái)講的是SDRAM的架構以及設計,這也是小墨第一次接觸架構,也談不上給大家講,就是把我理解的當做一個(gè)筆記分享給大家,我也試著(zhù)做了一個(gè)SDRAM 的架構word文檔,在文章的后面,喜歡的朋友可以下載下來(lái)看一下
  • 關(guān)鍵字: SDRAM    FPGA  

SDR SDRAM(理論篇)

  • 由于SDRAM本身就是一個(gè)比較復雜的東西,之前小墨在學(xué)這方面東西的時(shí)候感覺(jué)很是吃力,于是那時(shí)候便暫時(shí)放下了,知道年后這段時(shí)間,小墨又重新拾起這個(gè)知識點(diǎn),想要一口氣把它調通了,再往下看其他的東西。學(xué)SDRAM,理
  • 關(guān)鍵字: fpga    sram  

基于FPGA的天線(xiàn)選通電路設計

  • 某定向設備采用多普勒效應測向原理,即當天線(xiàn)振子做圓周運動(dòng)時(shí),天線(xiàn)振子本身與目標信號源就會(huì )產(chǎn)生相對速度,使振子感應到的信號產(chǎn)生了多普勒頻移,通過(guò)對振子感應信號相位的處理,從而達到測向的目的。而為了提高天
  • 關(guān)鍵字: FPGA  VHDL  選通電路  分頻  

基于FPGA流水線(xiàn)結構并行FFT的設計與實(shí)現

  • 離散傅里葉變換DFT在通信、控制、信號處理、圖像處理、生物信息學(xué)、計算物理、應用數學(xué)等領(lǐng)域中有著(zhù)廣泛的應用。FFT算法是作為DFT快速算法提出的,它將長(cháng)序列的DFT分解為短序列的DFT,大大減少了運算量。FFT的FPGA實(shí)
  • 關(guān)鍵字: FFT  FPGA  流水線(xiàn)  并行處理  
共6410條 105/428 |‹ « 103 104 105 106 107 108 109 110 111 112 » ›|

fpga介紹

FPGA是英文Field-Programmable Gate Array的縮寫(xiě),即現場(chǎng)可編程門(mén)陣列,它是在PAL、GAL、EPLD等可編程器件的基礎上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專(zhuān)用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現的,既解決了定制電路的不足,又克服了原有可編程器件門(mén)電路數有限的缺點(diǎn)。 FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個(gè)新概念,內部包括可 [ 查看詳細 ]
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>