<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> fpga

FPGA設計中功耗的分析與仿真

  • FPGA的應用越來(lái)越廣泛,隨著(zhù)制造工藝水平的不斷提升,越來(lái)越高的器件密度以及性能使得功耗因數在FPGA設計中越來(lái)越重要。器件中元件模塊的種類(lèi)和數量對FPGA設計中功耗的動(dòng)態(tài)范圍影響較大,對FPGA的電源功耗進(jìn)行了分析
  • 關(guān)鍵字: FPGA    靜態(tài)功耗    動(dòng)態(tài)功耗    觸發(fā)率  

FPGA牛人的多年經(jīng)驗總結,很值得深思

  • 這里我談?wù)勎业囊恍┙?jīng)驗和大家分享,希望能對IC設計的新手有一定的幫助,能使得他們能少走一些彎路!在IC工業(yè)中有許多不同的領(lǐng)域,IC設計者的特征也會(huì )有些不同。在A(yíng)領(lǐng)域的一個(gè)好的IC設計者也許會(huì )花很長(cháng)時(shí)間去熟悉B領(lǐng)
  • 關(guān)鍵字: FPGA、分享  

在FPGA中實(shí)現嵌入式TCP/IP通信協(xié)議棧

  • 引言隨著(zhù)電子信息技術(shù)的發(fā)展,網(wǎng)絡(luò )化日益普遍,以太網(wǎng)被廣泛應用到各個(gè)領(lǐng)域,只要在設備上增加一個(gè)網(wǎng)絡(luò )接口并實(shí)現TCP/IP協(xié)議,就可以方便地接入到現有的網(wǎng)絡(luò )中,完成遠程數據傳輸的相關(guān)功能。因此,嵌入式網(wǎng)絡(luò )技術(shù)一
  • 關(guān)鍵字: TCP/IP  FPGA  LwIP  嵌入式系統  

十年漫長(cháng)探索 硬件仿真技術(shù)終成主流

  • 現在,無(wú)需再為堆積如山的驗證報告一籌莫展了,要知道,硬件仿真已成為主流,這讓我們得以告別滿(mǎn)是灰塵的車(chē)間,將工作轉移到電腦桌面上。這一轉變并非一夜之間發(fā)生的,而更像是一段持續了十年的漫長(cháng)旅程 — 但
  • 關(guān)鍵字: 硬件仿真  芯片設計  FPGA  處理器  

FPGA前輩分享

  • FPGA牛人的經(jīng)驗談這里我談?wù)勎业囊恍┙?jīng)驗和大家分享,希望能對IC設計的新手有一定的幫助,能使得他們能少走一些彎路,歡迎討論!我相信“如果有夢(mèng)想,就會(huì )實(shí)現!”在IC工業(yè)中有許多不同的領(lǐng)域,IC設計者的特
  • 關(guān)鍵字: EDA  FPGA  

PLD將憑借高效低耗挑戰消費電子領(lǐng)域

  • 可編程邏輯器件(PLD)的兩種主要類(lèi)型是現場(chǎng)可編程門(mén)陣列(FPGA)和復雜可編程邏輯器件(CPLD)。根據半導體行業(yè)協(xié)會(huì )提供的數據,PLD現在是半導體行業(yè)中增長(cháng)最快的領(lǐng)域之一,高性能PLD現在已經(jīng)從采用最先進(jìn)的標準單元技術(shù)制
  • 關(guān)鍵字: PLD  FPGA  CPLD  

賽靈思FPGA受DLP數字影院投影儀青睞

  • 賽靈思公司(Xilinx)日前宣布NEC子公司NEC Display Solutions有限公司的三款DLP數字影院投影儀產(chǎn)品,均采用了賽靈思Virtexreg;-5 FPGA系列產(chǎn)品。DLP數字影院投影儀符合美國數字影院計劃(DCI1)標準,擁有一系列優(yōu)異的
  • 關(guān)鍵字: FPGA  賽靈思  DLP  投影儀  Virtex  NEC  

通過(guò)實(shí)時(shí)改變使用率研究FPGA功耗行為

  • 現代的FPGA 芯片能夠開(kāi)發(fā)高性能應用,但在這些設計中電源管理通常是一大限制因素。FPGA 器件的資源使用最能決定設計的容量和處理速度,但是增加資源就會(huì )提高功耗。更高的功耗會(huì )提高運行成本、面積要求和結溫,而設計
  • 關(guān)鍵字: 賽靈思  FPGA  

FPGA設計規劃框架

  • 這款久經(jīng)考驗的FPGA開(kāi)發(fā)框架是您通向完美項目執行的通途。長(cháng)久以來(lái)新型FPGA的功能和性能已經(jīng)為它們贏(yíng)得系統中的核心位置,成為許多產(chǎn)品的主要數據處理引擎。鑒于FPGA在如此多應用中的重要地位,采取正式且注重方法的
  • 關(guān)鍵字: FPGA  

利用Xilinx FPGA實(shí)現高效并行實(shí)時(shí)上采樣

  • 本文介紹一種使用Virtex-6器件和免費WebPACK工具實(shí)現實(shí)時(shí)四倍上采樣的方法。許多信號處理應用都需要進(jìn)行上采樣。從概念上講,對數據向量進(jìn)行M倍上采樣的最簡(jiǎn)單方法是用實(shí)際頻率分量數的(M-1)倍個(gè)零填充數據向量的離散
  • 關(guān)鍵字: Xilinx  FPGA  采樣  

利用FPGA對大規模MIMO信道進(jìn)行特性描述

  • 多用戶(hù)MIMO(MUMIMO)是一種無(wú)線(xiàn)通信技術(shù),采用基礎架構節點(diǎn)(例如基站和接入點(diǎn))上的多個(gè)天線(xiàn)為多個(gè)客戶(hù)同時(shí)提供服務(wù)。MU-MIMO是未來(lái)無(wú)線(xiàn)標準中必不可少的組成部分,有望為繁忙的網(wǎng)絡(luò )帶來(lái)顯著(zhù)的性能提升。人們預想隨著(zhù)無(wú)
  • 關(guān)鍵字: FPGA  MIMO  

基于FPGA高速大容量數據采集與存儲系統

  • 大容量數據采集與存儲系統在工業(yè)自動(dòng)化生產(chǎn)、國防和軍事監控及環(huán)境監測等方面被廣泛應用。為了能夠完整、準確地捕獲到各種信號或者故障發(fā)生時(shí)的特征信號,需要對其進(jìn)行狀態(tài)監測,并且要求監測系統具備長(cháng)時(shí)間連續采集
  • 關(guān)鍵字: 數據采集    存儲    FPGA  

基于FPGA的車(chē)電總線(xiàn)接口技術(shù)研究

  • 為提高集成架構中車(chē)電總線(xiàn)通信速率,結合綜合化處理系統項目要求,采用雙總線(xiàn)結合的方式,利用CAN總線(xiàn)和FlexRay總線(xiàn)實(shí)現功能及搭配上的互補,提出一種基于現場(chǎng)可編程門(mén)陣列(FPGA)的總線(xiàn)接口單元設計方案。通過(guò)FPGA完
  • 關(guān)鍵字: FPGA    FlexRay總線(xiàn)    CAN總線(xiàn)    總線(xiàn)接口  

FPGA復位的可靠性設計方法

  • 對FPGA設計中常用的復位設計方法進(jìn)行了分類(lèi)、分析和比較。針對FPGA在復位過(guò)程中存在不可靠復位的現象,提出了提高復位設計可靠性的4種方法,包括清除復位信號上的毛刺、異步復位同步釋放、采用專(zhuān)用全局異步復位/置位
  • 關(guān)鍵字: FPGA    復位可靠性    同步復位    異步復位  

基于FPGA的數字存儲示波器對外圍芯片的控制設計

  • 數字存儲示波器作為測試技術(shù)的重要工具,被廣泛應用于各個(gè)領(lǐng)域,并逐步取代傳統模擬示波器。其采樣數據是波形運算和分析的基礎,直接影響到整個(gè)數字存儲示波器的準確性。從這點(diǎn)出來(lái),提出采用現場(chǎng)可編程邏輯器件(
  • 關(guān)鍵字: 數字存儲示波器    FPGA  
共6410條 108/428 |‹ « 106 107 108 109 110 111 112 113 114 115 » ›|

fpga介紹

FPGA是英文Field-Programmable Gate Array的縮寫(xiě),即現場(chǎng)可編程門(mén)陣列,它是在PAL、GAL、EPLD等可編程器件的基礎上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專(zhuān)用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現的,既解決了定制電路的不足,又克服了原有可編程器件門(mén)電路數有限的缺點(diǎn)。 FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個(gè)新概念,內部包括可 [ 查看詳細 ]
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>