<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> fpga

基于Verilog的多路相干DDS信號源設計

  • 摘要:傳統的多路同步信號源常采用單片機搭載多片專(zhuān)用DDS芯片配合實(shí)現。該技術(shù)實(shí)現復雜,且在要求各路同步相干可控時(shí)難以實(shí)現。本文在介紹了DDS原理的基礎上,給出了用Verilog_HDL語(yǔ)言實(shí)現相干多路DDS的工作原理、設
  • 關(guān)鍵字: DDS  現場(chǎng)可編程門(mén)陣列(FPGA)  相位累加器  Verilog_HDL  

步進(jìn)電機控制,專(zhuān)用ASIC芯片方案與通用芯片方案對比

  • 步進(jìn)電機廣泛應用于對精度要求比較高的運動(dòng)控制系統中。在步進(jìn)電機驅動(dòng)器的關(guān)鍵技術(shù)研究中提到步進(jìn)電機的性能在很大程度上取決于所用的驅動(dòng)器,改善驅動(dòng)器的性能,可以顯著(zhù)地提高步進(jìn)電機的性能,因此研制高性能的步
  • 關(guān)鍵字: 驅動(dòng)器   專(zhuān)用芯片   FPGA   通用芯片   PLD GAL   步進(jìn)電機控制  

FPGA組成、工作原理和開(kāi)發(fā)流程

  • 1. FPGA概述FPGA是英文Field Programmable Gate Array的縮寫(xiě),即現場(chǎng)可編程門(mén)陣列,它是在PAL、GAL、EPLD等可編程器件的基礎上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專(zhuān)用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現的,既解決
  • 關(guān)鍵字: FPGA  工作原理  開(kāi)發(fā)流程  

基于FPGA的步進(jìn)電機優(yōu)化控制

  • 摘要:隨著(zhù)控制技術(shù)以及步進(jìn)電機(Stepper Motor)的發(fā)展,現代工業(yè)的許多領(lǐng)域對步進(jìn)電機的需求也越來(lái)越大。但是傳統的步進(jìn)電機控制系統多以單片機等微處理器為基礎,往往具有控制電路體積大、控制效率低、穩定性差等
  • 關(guān)鍵字: 步進(jìn)電機  控制系統  FPGA  細分原理  PWM控制技術(shù)  

基于STM32和FPGA的CAN總線(xiàn)運動(dòng)控制器的設計

  • 運用低功耗COrtex—M3微控制器STM32F103VBT6和FPGA芯片設計一種基于CAN總線(xiàn)的運動(dòng)控制器。介紹系統的體系結構、主要硬件設計和軟件結構。利用FPGA高速處理能力實(shí)現控制算法,與外界通信采用STM32和CAN總線(xiàn)技術(shù),系統穩定可靠,另外,將設計好的FPGA程序或是C程序進(jìn)行封裝,系統的可移植性強。
  • 關(guān)鍵字: STM32  FPGA  CAN總線(xiàn)  運動(dòng)控制  

基于單片機和FPGA的空間材料高溫爐控制系統

  • 隨著(zhù)我國空間技術(shù)的發(fā)展,越來(lái)越多的空間科學(xué)實(shí)驗得以進(jìn)行。太空中的超真空、微重力、強輻射等條件為科學(xué)實(shí)驗提供了在地面難以實(shí)現的環(huán)境??臻g材料科學(xué)實(shí)驗是一種重要的空間科學(xué)實(shí)驗。不論是國際上還是國內,都投入
  • 關(guān)鍵字: 單片機  FPGA  溫度控制  空間材料  

多核處理器可替代FPGA

  • Peter認為,鑒于其高性能、易編程及低成本特點(diǎn),GPGPU技術(shù)在許多情況下能夠替代FPGA和DSP。盡管沒(méi)有針腳,諸如圖形處理器(GPU)和Tilera處理器等多核處理器在某些應用中正逐步替代現場(chǎng)可編程門(mén)陳列(FPGA)。開(kāi)發(fā)人員表
  • 關(guān)鍵字: FPGA  處理能力  圖形處理器  

基于雙麥克風(fēng)聲源定位的視頻跟蹤

  • 摘要:聲源定位跟蹤技術(shù)在當今社會(huì )有著(zhù)越來(lái)越廣泛的應用。在此使用兩個(gè)高靈敏度麥克風(fēng)作為傳感器,配以音頻信號處理芯片,接收音頻信號并進(jìn)行模數轉換,使用FPGA器件作為核心控制器,結合TDOA算法和ILD算法,實(shí)現在室
  • 關(guān)鍵字: 雙麥克風(fēng)  聲源定位  FPGA  NiosⅡ  

嵌入式系統的自適應前照燈系統設計

  • 摘要:為了改善駕駛員在夜間或能見(jiàn)度較低環(huán)境下的視野范圍,提高行駛的安全性,介紹了一種基于嵌入式系統的汽車(chē)自適應前照燈系統的設計方案。此系統中的前照燈控制器采用FPGA來(lái)控制CAN總線(xiàn)控制器、數/模轉換器和全橋
  • 關(guān)鍵字: 步進(jìn)電機  FPGA  MCP2510  LMD18245  

單片機,ARM,FPGA,嵌入式這些有什么區別,各自特點(diǎn)是什么?

  • 單片機的特點(diǎn):(1)受集成度限制,片內存儲器容量較小,一般內ROM:8KB以下;(2)內RAM:256KB以?xún)取?3)可靠性高(4)易擴展(5)控制功能強(6)易于開(kāi)發(fā)ARM的特點(diǎn):(1) 自帶廉價(jià)的程序存儲器(FLASH)和非易失的數據存儲器(E
  • 關(guān)鍵字: 單片機  嵌入式  FPGA  ARM  

基于CPLD的FPGA從并快速加載方案

  • 現場(chǎng)可編程門(mén)陣列(FPGA)作為專(zhuān)用集成電路(ASIC)領(lǐng)域的一種半定制電路,可以根據設計的需要靈活實(shí)現各種接口或者總線(xiàn)的輸出,在設備端的通信產(chǎn)品中已得到越來(lái)越廣泛的使用。FPGA 是基于靜態(tài)隨機存儲器(SRAM)結構的,
  • 關(guān)鍵字: FPGA    CPLD    控制器    從并    加載  

基于FPGA的多路視頻收發(fā)系統的設計與實(shí)現

  • 摘要:為了實(shí)現對多路視頻和數據信號的同步傳輸,提出了一種基于FPGA的視頻數據綜合傳輸系統設計方案,并完成系統的軟硬件設計。該系統的硬件部分主要由FPGA、CPLD芯片及光模塊等設備組成,軟件部分采用VHDL語(yǔ)言進(jìn)行
  • 關(guān)鍵字: 視頻傳輸  FPGA  數據傳輸  光模塊  

FPGA實(shí)現的FIR算法在汽車(chē)動(dòng)態(tài)稱(chēng)重儀中的應用

  •   引言   車(chē)輛在動(dòng)態(tài)稱(chēng)重時(shí),作用在平臺上的力除真實(shí)軸重外,還有許多因素產(chǎn)生的干擾力,如:車(chē)速、車(chē)輛自身諧振、路面激勵、輪胎驅動(dòng)力等,給動(dòng)態(tài)稱(chēng)重實(shí)現高精度測量造成很大困難。若在消除干擾的過(guò)程中采用模擬方法濾波,參數則不能過(guò)大,否則將產(chǎn)生過(guò)大的延遲導致不能實(shí)現實(shí)時(shí)處理,從而造成濾波后的信號仍然含有相當一部分的噪聲。所以必須采用數字濾波消除干擾。   FIR濾波的原理及實(shí)現   本文采用FIR數字濾波,其原理如公式1所示。   Y(n)= (1)   其中h(k)為系統濾波參數,x(n)為采集的信
  • 關(guān)鍵字: FPGA  FIR  

基于USB2.0協(xié)議的通用測控通信接口設計

  • 隨著(zhù)我國航空航天技術(shù)的迅速發(fā)展,對地面遙控遙測接收機的實(shí)時(shí)性和高速數據傳輸性能的要求越來(lái)越高。越來(lái)越多的遙測遙控地面信道處理器都采用了實(shí)時(shí)能力更強的高速DSP/FPGA架構設計方案?;贒SP/FPGA架構的設計方案
  • 關(guān)鍵字: CY7C68013A  測控通信  FPGA  USB固件設計  

ARM與神經(jīng)網(wǎng)絡(luò )處理器的通信方案設計

  • 摘要:基于A(yíng)RM芯片和FPGA的特點(diǎn),設計了一種ARM與FPGA人工神經(jīng)網(wǎng)絡(luò )處理器之間的通信方案。該方案采用ARM的ZDMA控制器對數據傳輸進(jìn)行控制,完成ARM與神經(jīng)網(wǎng)絡(luò )處理器的控制寄存器組、分布式存儲器、樣本存儲器等存儲體
  • 關(guān)鍵字: 神經(jīng)網(wǎng)絡(luò )  嵌入式  通信  ARM  FPGA  S3C44BOX  ZDMA  
共6410條 110/428 |‹ « 108 109 110 111 112 113 114 115 116 117 » ›|

fpga介紹

FPGA是英文Field-Programmable Gate Array的縮寫(xiě),即現場(chǎng)可編程門(mén)陣列,它是在PAL、GAL、EPLD等可編程器件的基礎上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專(zhuān)用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現的,既解決了定制電路的不足,又克服了原有可編程器件門(mén)電路數有限的缺點(diǎn)。 FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個(gè)新概念,內部包括可 [ 查看詳細 ]
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>