<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> flash fpga

年終旺季需求支撐,NAND FLASH合約價(jià)短期平穩

  •   11月上旬NAND Flash合約價(jià)格大致跌幅約為0-5%,比前兩個(gè)月跌幅明顯縮小,主要是因為下游客戶(hù)在10月已陸續進(jìn)行降低庫存的動(dòng)作,加上市場(chǎng)預期11月中旬要開(kāi)始準備年底旺季的備貨需求,根據集邦科技(DRAMeXchange)觀(guān)察,NAND Flash價(jià)格走勢在11月初已經(jīng)出現止跌回穩的現象。   隨著(zhù)NAND Flash供貨商5X納米制程產(chǎn)品供應量提高后,下游客戶(hù)采購顆粒開(kāi)始轉向以8Gb和16Gb MLC為主流,導致TSOP 4G MLC顆粒跌幅約為11%,相較于其它規格來(lái)得顯著(zhù)。有鑒于9月以來(lái)
  • 關(guān)鍵字: 嵌入式系統  單片機  NAND  Flash  microSD  嵌入式  

FPGA加速滲透非傳統應用領(lǐng)域

  •   自從1985年首款FPGA器件誕生以來(lái),FPGA產(chǎn)業(yè)一方面修煉內功——從技術(shù)上來(lái)說(shuō),工藝從2μm發(fā)展到65nm,晶體管數量從8.5萬(wàn)個(gè)增長(cháng)到10億個(gè)以上;另一方面向外擴張——應用領(lǐng)域從最初的通信業(yè)不斷向消費電子、汽車(chē)、工業(yè)控制等滲透,同時(shí)在不斷“蠶食”DSP、ASIC、ASSP和嵌入式處理器的市場(chǎng)。如今,Xilinx、Altera和Actel等FPGA產(chǎn)業(yè)的領(lǐng)導廠(chǎng)商也不再是20多年前的孤軍奮戰,在其周?chē)?,FPGA開(kāi)發(fā)和應用的生態(tài)系統已然初步形成,大大促進(jìn)了FPGA產(chǎn)業(yè)的發(fā)展。   “非傳統”應用領(lǐng)域
  • 關(guān)鍵字: 嵌入式系統  單片機  FPGA  晶體管  DSP  MCU和嵌入式微處理器  

基于FPGA的圖像邊緣檢測

  •   引言   圖像邊緣檢測是圖像處理的一項基本技術(shù),在工業(yè)、醫學(xué)、航天和軍事等領(lǐng)域有著(zhù)廣泛的應用。圖像處理的速度一直是一個(gè)難題。雖然DSP具備指令流水線(xiàn)特性和很高的處理速度,但其速度仍然很受限制,而利用高速可編程邏輯器件FPGA/CPLD來(lái)設計圖像邊緣檢測器可以很好的克服這個(gè)問(wèn)題,是一種全新的解決方案。   1 圖像邊緣檢測算法   用于圖像邊緣檢測的算法很多,諸如Rorberts算子、Sobel算子、Prewitt算子、Laplaceian算子等,由于Sobel算法只涉及到加法操作,并且可以取得很
  • 關(guān)鍵字: 測試  測量  FPGA  圖像邊緣檢測  DSP  MCU和嵌入式微處理器  

奧地利微電子為代工用戶(hù)擴展CMOS、高壓、高壓FLASH和RF多項目晶圓服務(wù)

  •   奧地利微電子的全方位服務(wù)晶圓代工廠(chǎng)業(yè)務(wù)部推出一份更加全面的 2008 年度時(shí)間表,擴展了其具有成本效益的、快速的專(zhuān)用集成電路(ASIC)原型服務(wù),即所謂以多項目晶圓 (MPW) 或往復運行(shuttle run)。該服務(wù)將來(lái)自不同用戶(hù)的若干設計結合在一個(gè)晶圓上,有助于眾多不同的參與者分攤晶圓和掩膜成本。   RF多項目晶圓服務(wù)   奧地利微電子的 MPW 服務(wù)包括基于 TSMC(臺積電)0.35µm CMOS 工藝的全程0.35µm尺寸工藝。兼容 SiGe BiCMOS
  • 關(guān)鍵字: 消費電子  奧地利微電子  CMOS  FLASH  MCU和嵌入式微處理器  

FAT文件系統在NAND Flash存儲器上的改進(jìn)設計

  •        嵌入式系統的大量數據都存儲在其F1ash芯片上。根據Flash器件的固有特性,構建一個(gè)適合管理NAND Flash存儲器的FAT文件系統,并闡述具體的設計思想。該系統改進(jìn)了FAT表和FRT表的存儲方式,延長(cháng)了存儲器的使用壽命,提高了穩定性。        NAND Flash存儲器是一種數據正確性非理想的器件,容易出現位反轉現象,同時(shí)在使用中可
  • 關(guān)鍵字: FAT  NAND  Flash  存儲器  通信  嵌入式系統  嵌入式  無(wú)線(xiàn)  通信  

FPGA與DDR3 SDRAM的接口設計

  •     DDR3 SDRAM內存的總線(xiàn)速率達到600 Mbps to 1.6 Gbps (300 to 800 MHz),1.5V的低功耗工作電壓,采用90nm制程達到2Gbits的高密度。這個(gè)架構毫無(wú)疑問(wèn)更快、更大,每比特的功耗也更低,但是如何實(shí)現FPGA和DDR3 SDRAM DIMM條的接口設計呢?   關(guān)鍵字:均衡(leveling)   如果FPGA&nbs
  • 關(guān)鍵字: FPGA  DDR3  SDRAM  接口  模擬IC  電源  

基于MAX+plusⅡ開(kāi)發(fā)平臺的EDA設計方法

  •     MAX + plus Ⅱ是美國Altera 公司的一種EDA 軟件,用于開(kāi)發(fā)CPLD 和FPGA 進(jìn)行數字系統的設計。用圖形輸入方式和文本輸入方式設計了一模60計數器,介紹了數字系統設計的一般方法和過(guò)程,揭示了其在數字系統中的重要作用。        EDA ( Elect ronic Design 
  • 關(guān)鍵字: MAX+plusⅡ  開(kāi)發(fā)平臺  EDA  CPLD  FPGA  EDA  IC設計  

32位單精度浮點(diǎn)乘法器的FPGA實(shí)現

  • 本文使用Altera Quartus II 4.1仿真軟件, 采用的器件是EPF10K100EQ 240 -1, 對乘法器進(jìn)行了波形仿真, 并采用0.5CMOS工藝進(jìn)行邏輯綜合。
  • 關(guān)鍵字: FPGA  精度  浮點(diǎn)  乘法器    

GiDEL在最新的開(kāi)發(fā)系統中采用Altera的Stratix FPGA系列

  •   Altera宣布,GiDEL的新一代PROC算法加速板和PROCxM原型開(kāi)發(fā)系統的PC_X8 PCI Express (PCIe)適配器采用了Stratix® II、Stratix II GX和Stratix III FPGA。高性能Altera® Stratix FPGA使GiDEL能夠在新的PCIe應用和設計人員開(kāi)發(fā)系統中集成更多的功能,提升系統性能。   GiDEL的PROCStar III開(kāi)發(fā)系統   面向基于PCIe的嵌入式處理應用,GiDEL的PROCStar III開(kāi)
  • 關(guān)鍵字: 嵌入式系統  單片機  Altera  PROC  FPGA  MCU和嵌入式微處理器  

賽靈思65nm產(chǎn)品摘取中國電子業(yè)界創(chuàng )新大獎

  •   賽靈思公司(Xilinx, Inc. )日前宣布其創(chuàng )新的65nm技術(shù)獲得了中國電子行業(yè)權威專(zhuān)家及電子設計社群的一致認可, 其業(yè)界唯一投入量產(chǎn)的65nmFPGA產(chǎn)品系列中的Virtex-5 LXT榮膺IDG集團下屬權威電子雜志《電子設計技術(shù)》(EDN China)頒發(fā)的數字IC與可編程器件類(lèi)2007年度“最佳產(chǎn)品獎”, 該獎項是EDN China年度創(chuàng )新獎的最高榮譽(yù)。 2007年11月9日,EDN China雜志社在深圳舉辦的創(chuàng )新大會(huì )上授予了賽靈思公司該獎項。   2007年度EDN China創(chuàng )新獎
  • 關(guān)鍵字: 嵌入式系統  單片機  賽靈思  FPGA  IC  MCU和嵌入式微處理器  

使用ISE設計工具優(yōu)化FPGA的功耗

  •   自從Xilinx公司推出FPGA二十多年來(lái),研發(fā)工作大大提高了FPGA的速度和面積效率,縮小了FPGA與ASIC之間的差距,使FPGA成為實(shí)現數字電路的優(yōu)選平臺。今天,功耗日益成為FPGA供應商及其客戶(hù)關(guān)注的問(wèn)題。   降低FPGA功耗是降低封裝和散熱成本、提高器件可靠性以及打開(kāi)移動(dòng)電子設備等新興市場(chǎng)之門(mén)的關(guān)鍵。   Xilinx在提供低功耗FPGA解決方案方面較有經(jīng)驗。本文說(shuō)明如何應用計算機輔助設計(CAD)技術(shù),如Xilinx ISE(集成軟件環(huán)境)9.2i版本軟件使功能有效降低。   CM
  • 關(guān)鍵字: 嵌入式系統  單片機  0710_A  雜志_技術(shù)長(cháng)廊  ISE  FPGA  MCU和嵌入式微處理器  

基于FPGA的數字視頻轉換接口的設計與實(shí)現

  •   引言   本文從實(shí)際應用的角度出發(fā),采用FPGA作為主控芯片,設計了一款數字視頻接口轉換設備,該設備針對于MT9M111這款數字圖像傳感器產(chǎn)生的ITU-R BT.656格式數據進(jìn)行采集、色彩空間變換、分辨率轉換等操作,完成了從ITU-R BT.656格式數據到DVI格式數據的轉換,使得MT9M111數字圖像傳感器的BT656數據格式圖像能夠以1280
  • 關(guān)鍵字: 嵌入式系統  單片機  0710_A  雜志_高校園地  FPGA  數字視頻  MCU和嵌入式微處理器  

07年第三季NAND Flash廠(chǎng)營(yíng)收逼近39億美元

  •   根據集邦科技(DRAMeXchange)最新出爐的第三季NANDFlash營(yíng)收市占率報告指出,NANDFlash品牌廠(chǎng)商在2007年第三季整體營(yíng)收表現亮麗,逼近三十九億美元,比第二季增長(cháng)了36.8%;整體NANDFlash位出貨量相較于第二季增長(cháng)約30%;而就營(yíng)收排行而言,三星(Samsung)如預期再度蟬連冠軍,東芝(Toshiba)居次,而海力士(Hynix)、美光(Micron)和英特爾(Intel)營(yíng)收均有顯著(zhù)的增長(cháng)。      由于第三季為傳統NANDFlash下游客戶(hù)的備貨旺
  • 關(guān)鍵字: 嵌入式系統  單片機  NAND  Flash  三星  MCU和嵌入式微處理器  

基于FPGA設計安全的汽車(chē)通信網(wǎng)絡(luò )

  •    汽車(chē)工業(yè)正在經(jīng)歷一場(chǎng)無(wú)線(xiàn)技術(shù)革命,但安全威脅不解決,則可能削弱這塊新興的市場(chǎng)。由于高速網(wǎng)絡(luò )連接正設法進(jìn)入汽車(chē)領(lǐng)域,設計師面臨新通信標準實(shí)施的挑戰。許多已經(jīng)習慣于漫長(cháng)開(kāi)發(fā)周期的設計師, 現在則在為迅速給新型車(chē)輛配備用戶(hù)需求的電子設備而進(jìn)行競爭。     為調整上市時(shí)間并駕馭出現的多個(gè)標準,設計師正轉向采用FPGA(現場(chǎng)可編程門(mén)陣列)。遺憾的是,由于汽車(chē)工業(yè)匆忙采用下一代基于fpga的汽車(chē)遠程信息系統,幾乎沒(méi)有設計師能夠充分明白他們選
  • 關(guān)鍵字: FPGA  汽車(chē)電子  通信  汽車(chē)網(wǎng)絡(luò )系統  

Altera面向低成本FPGA收發(fā)器設計發(fā)售Arria GX開(kāi)發(fā)套件

  •   Altera宣布開(kāi)始提供Arria™ GX FPGA系列的第一款開(kāi)發(fā)套件,該系列是帶有收發(fā)器的無(wú)風(fēng)險、低成本FPGA。Arria GX開(kāi)發(fā)套件為PCI Express (PCIe)、Serial RapidIO® (SRIO)和千兆以太網(wǎng)(Gbe)等高速串行接口設計提供了可靠的開(kāi)發(fā)和測試環(huán)境。套件幫助系統設計人員降低了成本,節省了設計時(shí)間。系統設計人員可以利用該套件作為自己設計的起點(diǎn)。   Arria GX開(kāi)發(fā)套件面向PCIe x1和x4、SRIO以及千兆以太網(wǎng)設計。它包括PCI
  • 關(guān)鍵字: 嵌入式系統  單片機  Altera  FPGA  收發(fā)器  MCU和嵌入式微處理器  
共6878條 429/459 |‹ « 427 428 429 430 431 432 433 434 435 436 » ›|

flash fpga介紹

您好,目前還沒(méi)有人創(chuàng )建詞條flash fpga!
歡迎您創(chuàng )建該詞條,闡述對flash fpga的理解,并與今后在此搜索flash fpga的朋友們分享。    創(chuàng )建詞條

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>