<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> flash fpga

義隆電子上市高速八位 Flash MCU產(chǎn)品

  • 因應市場(chǎng)的需求,義隆電子近期推出八位Flash MCU的產(chǎn)品—編號 EM77F900 。這顆IC是一款速度高達40MIPS的八位單片機,在高速控制的應用領(lǐng)域可以讓您使用時(shí)得心應手,同時(shí),可以廣泛的應用于二維條形碼閱讀(2D Bar code reader)、游戲鼠標(Gaming mouse)、高速傳輸器(Dongle)、指紋辨識、移動(dòng)檢測(Motion detect)、USB audio、無(wú)線(xiàn)傳輸等領(lǐng)域。 義隆電子
  • 關(guān)鍵字: 嵌入式系統  單片機  義隆電子  Flash  MCU  嵌入式  

艾科瑞德推出最新的基于DSP+FPGA軟件無(wú)線(xiàn)電應用解決方案

  •   北京艾科瑞德科技有限公司日前宣布推出面向軟件無(wú)線(xiàn)電(Software Defined Radio,SDR)應用的解決方案—FFT-SDR-V4。由于采用了美國德州儀器公司(Texas Instruments,簡(jiǎn)稱(chēng)“TI”)最高運算能力的DSP(TMS320C6416, 1G)和Xinlinx高容量的FPGA (2000萬(wàn)門(mén)),解決了軟件無(wú)線(xiàn)電發(fā)展中的瓶頸技術(shù)—信號處理的運算能力問(wèn)題?! ∷^軟件無(wú)線(xiàn)電,就是采用數字信號處理技術(shù),在可編程控制的通用硬件平臺上,利用軟件來(lái)定義實(shí)現無(wú)線(xiàn)電臺的各部分功能:包括
  • 關(guān)鍵字: 艾科瑞德  DSP  FPGA  無(wú)線(xiàn)電  嵌入式  消費電子  

基于DSP Builder的DDS設計及其FPGA實(shí)現

  • 直接數字合成器,是采用數字技術(shù)的一種新型頻率合成技術(shù),他通過(guò)控制頻率、相位增量的步長(cháng),產(chǎn)生各種不同頻率的信號。他具有一系列的優(yōu)點(diǎn);較高的頻率分辨率;可以實(shí)現快速的頻率切換;在頻率改變時(shí)能夠保持相位的連續;很容易實(shí)現頻率、相位和幅度的數控調制等。目前可采用專(zhuān)用芯片或可編程邏輯芯片實(shí)現DDS[1],專(zhuān)用的DDS芯片產(chǎn)生的信號波形、功能和控制方式固定,常不能滿(mǎn)足具體需要[2]??删幊踢壿嬈骷哂衅骷幠4?、工作速度快及可編程的硬件特點(diǎn),并且開(kāi)發(fā)周期短,易于升級,因為非常適合用于實(shí)現DDS。   1 DDS的
  • 關(guān)鍵字: 嵌入式系統  單片機  DSP  Builder  DDS  FPGA  嵌入式  

基于FPGA的LDPC編碼器設計與實(shí)現

  • 引言   低密度奇偶校驗(Low Density Parity Check Code,LDPC)碼是一類(lèi)具有稀疏校驗矩陣的線(xiàn)性分組碼,不僅有逼近Shannon限的良好性能,而且譯碼復雜度較低, 結構靈活,是近年信道編碼領(lǐng)域的研究熱點(diǎn),目前已廣泛應用于深空通信、光纖通信、衛星數字視頻和音頻廣播等領(lǐng)域。LDPC碼已成為第四代通信系統(4G)強有力的競爭者,而基于LDPC碼的編碼方案已經(jīng)被下一代衛星數字視頻廣播標準DVB-S2采納。   編碼器實(shí)現指標分析   作為前向糾錯系統的重要部分,設計高速率低復
  • 關(guān)鍵字: 嵌入式系統  單片機  LDPC  FPGA  奇偶校驗  嵌入式  

基于雙Nios II的紅外圖像實(shí)時(shí)Otsu局部遞歸分割算法設計

  • 摘  要:針對傳統Otsu局部遞歸分割方法很難實(shí)時(shí)實(shí)現的局限性,提出了一種適合現場(chǎng)可編程門(mén)陣列(FPGA)中Nios II軟核處理器實(shí)現的快速Otsu局部遞歸分割算法,該算法的思路是把一次Otsu分割得到的目標區域作為新的圖像再進(jìn)行一次Otsu分割,得到的結果作為最終分割閾值.利用并行Nios II和VHDL實(shí)現的硬件加速邏輯協(xié)同設計保證算法的實(shí)時(shí)實(shí)現。實(shí)驗結果表明,在不同的背景下,利用本文設計能夠實(shí)時(shí)穩定地對目標分割提取,具有較好的魯棒性。 關(guān)鍵字:FPGA&nb
  • 關(guān)鍵字: 嵌入式系統  單片機  FPGA  Nios  II  0tsu分割  局部遞歸  嵌入式  

基于CNN的紅外圖像預處理系統的研究與設計

  • 摘要:本文設計了一個(gè)以FPGA為核心處理器實(shí)現紅外視頻圖像數字預處理的系統,利用Altera公司提供的DE2開(kāi)發(fā)板,把系統大部分的功能模塊集成在一片FPGA 上,大大優(yōu)化了整個(gè)系統的性能。該方案采用Altera公司推出的低成本、高密度的Cyclone Ⅱ系列FPGA,提高了系統的設計靈活性。細胞神經(jīng)網(wǎng)絡(luò )IP核的開(kāi)發(fā),充分利用了細胞神經(jīng)網(wǎng)絡(luò )在圖像處理方面的優(yōu)勢,提高了整個(gè)系統的處理效率。實(shí)現了細胞神經(jīng)網(wǎng)絡(luò )的一種高效數字實(shí)現方案,并且采用分布式算法可以提供更高的運行速度。 關(guān)鍵詞 邊緣檢測;細胞神經(jīng)網(wǎng)絡(luò );FP
  • 關(guān)鍵字: 消費電子  邊緣檢測  細胞神經(jīng)網(wǎng)絡(luò )  FPGA  嵌入式  消費電子  

基于FPGA的星地信道模擬系統的研究與設計

  • 1 引 言   衛星移動(dòng)通信系統所能提供的業(yè)務(wù)的可行性與質(zhì)量在很大程度上受到衛星與移動(dòng)終端間信道特性的影響。研究這些影響,就需要在一定傳播特性下進(jìn)行實(shí)驗。由于條件所限,不可能進(jìn)行實(shí)時(shí)現場(chǎng)實(shí)驗,這在技術(shù)和經(jīng)費上都存在問(wèn)題,所以采用一個(gè)能反映實(shí)際星地鏈路特性的信道模擬系統可以降低一些難度太大和成本超高的測試試驗的難度和成本,是一個(gè)很好的解決方法。   1.1 國內外的研究狀況   目前有很多科研機構和高校進(jìn)行這方面的研究,例如:澳大利亞南澳大學(xué)研制出移動(dòng)衛星信道模擬器MSCS-1,該模擬器具有記錄和重
  • 關(guān)鍵字: 嵌入式系統  單片機  FPGA  模擬系統  衛星  嵌入式  

SVS新多畫(huà)面產(chǎn)品Altera Cyclone III FPGA 大顯身手

  • Altera宣布,Silicon視頻系統(SVS)公司選用了低成本、低功耗Cyclone® III FPGA來(lái)生產(chǎn)市場(chǎng)上最緊湊的高性?xún)r(jià)比多畫(huà)面產(chǎn)品。多畫(huà)面產(chǎn)品用于專(zhuān)業(yè)音頻/視頻、安全監控和廣播監視等需要多幅圖像顯示處理的應用中。   在新的SVS多畫(huà)面產(chǎn)品中,Cyclone III FPGA實(shí)現了色彩空間轉換、FIFO、時(shí)鐘轉換,支持所有的顯示分辨率。在以前的多畫(huà)面產(chǎn)品中,實(shí)現這些功能需要采用多個(gè)分立器件。   作為Altera® Cycl
  • 關(guān)鍵字: 消費電子  SVS  FPGA  視頻系統  消費電子  

單片機SRAM工藝的FPGA加密應用

  • 在現代電子系統設計中,由于可編程邏輯器件的卓越性能、靈活方便的可升級特性,而得到了廣泛的應用。由于大規模高密度可編程邏輯器件多采用SRAM工藝,要求每次上電,對FPGA器件進(jìn)行重配置,這就使得可以通過(guò)監視配置的位數據流,進(jìn)行克隆設計。因此,在關(guān)鍵、核心設備中,必須采用加密技術(shù)保護設計者的知識產(chǎn)權。       1 基于SRAM工藝FPGA的保密性問(wèn)題       通常,采用SRAM工藝的
  • 關(guān)鍵字: 嵌入式系統  單片機  SRAM  FPGA  加密  嵌入式  

基于FPGA的DS/CDMA解擴解調模塊設計與實(shí)現

  •     在CDMA通信系統中,用于基站信號轉發(fā)的接收機是一個(gè)核心模塊,一臺接收機只是處理一路用戶(hù)的解擴解調顯然是不合理的,為了提高接收機的效率和降低成本,有必要設計一種多路CDMA信號通用解擴解調平臺。而FPGA具有功能強大,開(kāi)發(fā)工程投資小,周期短,可反復編程修改,保密性能好,開(kāi)發(fā)工具智能化等優(yōu)點(diǎn),本項目決定采用FPGA作為設計平臺;本文首先建立了CDMA信號的擴頻調制與解擴解調系統模型,然后提出設計這樣一個(gè)多路CDMA信號通用解擴解調平臺。該平臺將保證處理CDMA解擴解調的
  • 關(guān)鍵字: 通訊  無(wú)線(xiàn)  網(wǎng)絡(luò )  嵌入式系統  單片機  FPGA  DS/CDMA  無(wú)線(xiàn)  通信  

實(shí)現多端口1Gbps 和10Gbps TCP/iSCSI 協(xié)議處理任務(wù)卸載解決方案

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò )家園
  • 關(guān)鍵字: FPGA  Virtex-5  PCIExpress  賽靈思公司  

FPGA創(chuàng )新中心落戶(hù)無(wú)錫國家集成電路設計基地

  • 賽靈思公司與無(wú)錫國家高新技術(shù)產(chǎn)業(yè)開(kāi)發(fā)區管理委員會(huì )今天共同宣布成立無(wú)錫國家集成電路設計基地FPGA(現場(chǎng)可編程門(mén)陣列)創(chuàng )新中心,并隆重舉行賽靈思正式授權“無(wú)錫國家集成電路設計基地—賽靈思聯(lián)合實(shí)驗室”揭牌儀式。無(wú)錫新區管委會(huì )副主任朱曉紅以及賽靈思公司研究實(shí)驗室高級總監、全球大學(xué)計劃負責人Patrick Lysaght等出席了成立大會(huì )并為聯(lián)合實(shí)驗室揭牌。 作為國家級的集成電路設計基地,新的FPGA創(chuàng )新中心的成立以及聯(lián)合實(shí)驗室的打造,意味著(zhù)可編程設計在電子設計領(lǐng)域的迅速發(fā)展已經(jīng)日漸成為主流,從簡(jiǎn)單的數字
  • 關(guān)鍵字: 嵌入式系統  單片機  FPGA  無(wú)錫  嵌入式  

Altera的PCI-SIG兼容x1和x4PCI Express解決方案支持Arria GX FPGA

  • Altera公司(NASDAQ: ALTR)今天宣布,其低成本Arria™ GX FPGA開(kāi)發(fā)套件在首次提交后便通過(guò)了PCI-SIG的兼容性測試。Altera® Arria GX FPGA結合Altera PCI Express x4 MegaCore®知識產(chǎn)權(IP)功能,組成了業(yè)界成本最低的PCI-SIG兼容開(kāi)發(fā)套件。套件為設計人員開(kāi)發(fā)通信、存儲、計算、工業(yè)、醫療和消費類(lèi)應用
  • 關(guān)鍵字: 嵌入式系統  單片機  Altera  Arria  GX  FPGA  嵌入式  

基于現場(chǎng)可編程門(mén)陣列技術(shù)的射頻讀卡器設計

  •     與其他常用的自動(dòng)識別技術(shù)如條形碼和磁條一樣,無(wú)線(xiàn)射頻識別(RFID)技術(shù)也是一種自動(dòng)識別技術(shù)。每一個(gè)目標對象在射頻讀卡器中對應唯一的電子識別碼(UID),或者“電子標簽”。標簽附著(zhù)在物體上標識目標對象,如紙箱、貨盤(pán)或包裝箱等。射頻讀卡器(應答器)從電子標簽上讀取識別碼。          基本的RFID系統由三部分組成:天線(xiàn)或線(xiàn)圈、帶RFID解碼器的收發(fā)器和RFID電子標簽(每個(gè)標
  • 關(guān)鍵字: 嵌入式系統  單片機  現場(chǎng)可編程門(mén)陣列  FPGA  嵌入式  

把大學(xué)作為推廣普及FPGA之源

  •                   當ASIC越來(lái)越不能適應靈活應用的需求以及通用產(chǎn)品對低成本的要求逐漸提升,FPGA大量蠶食曾經(jīng)ASIC的市場(chǎng),每年都以超過(guò)兩位數的增長(cháng)率發(fā)展。越來(lái)越多的設計將轉向FPGA,這其中還包括了很多ASIC設計工程師。對中國來(lái)說(shuō)何嘗不是如此,FPGA對于初創(chuàng )型的公司是一個(gè)非常理想的選擇,從新產(chǎn)品研制的原型到樣機的設計
  • 關(guān)鍵字: FPGA  Xilinx  大學(xué)計劃  嵌入式  
共6878條 435/459 |‹ « 433 434 435 436 437 438 439 440 441 442 » ›|

flash fpga介紹

您好,目前還沒(méi)有人創(chuàng )建詞條flash fpga!
歡迎您創(chuàng )建該詞條,闡述對flash fpga的理解,并與今后在此搜索flash fpga的朋友們分享。    創(chuàng )建詞條

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>