<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> flash fpga

異步通信起始位正確檢測的VHDL實(shí)現

  •   摘要: 基于FPGA/CPLD的UART設計眾多,本文分析了3倍頻采樣方法存在的不足,同時(shí)分析了16倍頻采樣對起始位檢測的可靠性,并給出相關(guān)的VHDL硬件描述語(yǔ)言程序代碼。   關(guān)健詞: 異步數據;UART;FPGA/CPLD;VHDL   概述   隨著(zhù)電子設計自動(dòng)化(EDA)技術(shù)的發(fā)展,可編程邏輯器件FPGA/CPLD已經(jīng)在許多方面得到了廣泛應用,而UART(通用異步收發(fā)器) 是在數字通信和控制系統中廣泛使用的串行數據傳輸協(xié)議。因此越來(lái)越多用戶(hù)根據自己的需要,以EDA技術(shù)作為開(kāi)發(fā)手段,用一塊
  • 關(guān)鍵字: 0711_A  雜志_設計天地  嵌入式系統  單片機  異步數據  UART  FPGA/CPLD  VHDL  MCU和嵌入式微處理器  

基于FPGA和ARM的圖像采集傳輸系統

  •   引言   圖像處理技術(shù)的快速發(fā)展,使得圖像采集處理系統在提高農業(yè)生產(chǎn)自動(dòng)化程度中的應用越來(lái)越廣泛。目前的圖像采集系統有的基于CCD攝像機、圖像采集卡和計算機,有的基于CCD攝像機、解碼器、FPGA和DSP,而有的基于CMOS圖像傳感器芯片、FPGA和DSP,它們在實(shí)時(shí)性,靈活性,可維護性方面各有優(yōu)缺點(diǎn)。而在農業(yè)生產(chǎn)中,以基于CCD攝像機、圖像采集卡和計算機的系統居多。本文結合實(shí)際系統中的前端圖像處理和圖像數據傳輸需要.充分利用ARM的靈活性和FPGA的并行性特點(diǎn),設計了一種基于A(yíng)RM+FPGA的圖像
  • 關(guān)鍵字: 嵌入式系統  單片機  圖像處理  CCD  FPGA  MCU和嵌入式微處理器  

基于FPGA的高速FIR數字濾波器的設計

  •   1 引 言   目前FIR濾波器的實(shí)現方法主要有3種:利用單片通用數字濾波器集成電路、DSP器件和可編程邏輯器件實(shí)現。單片通用數字濾波器使用方便,但由于字長(cháng)和階數的規格較少,不能完全滿(mǎn)足實(shí)際需要。使用DSP器件實(shí)現雖然簡(jiǎn)單,但由于程序順序執行,執行速度必然不快。   FPGA有著(zhù)規整的內部邏輯陣列和豐富的連線(xiàn)資源,特別適合于數字信號處理任務(wù),相對于串行運算為主導的通用DSP芯片來(lái)說(shuō),其并行性和可擴展性更好。但長(cháng)期以來(lái),FPGA一直被用于系統邏輯或時(shí)序控制上,很少有信號處理方面的應用,其原因主要是因
  • 關(guān)鍵字: 嵌入式系統  單片機  FIR  濾波器  FPGA  MCU和嵌入式微處理器  

LabVIEW、多核技術(shù)及FPGA技術(shù)如何改變儀器技術(shù)及自動(dòng)測試

  •   問(wèn)題:在最近這幾年里,儀器技術(shù)和自動(dòng)化測試領(lǐng)域發(fā)生了什么樣的變化?   Starkloff回答:我們現在正將處于軟件定義的世界里。我們每天使用的設備如智能手機,機頂盒,甚至汽車(chē),這些都是建立在嵌入式軟件系統發(fā)展的基礎之上。對于測試工程師們來(lái)說(shuō),在開(kāi)發(fā)時(shí)間和預算減少的情況下對這些復雜的設備進(jìn)行測試給他們帶來(lái)了挑戰?,F在,測試管理人員和工程師們利用模塊化儀器,軟件定義體系來(lái)應對這些挑戰和趨勢。   用戶(hù)定義儀器或測試系統的概念已經(jīng)不新了。實(shí)際上,用戶(hù)定義儀器已經(jīng)以虛擬儀器的形式存在了20多年的時(shí)間。推
  • 關(guān)鍵字: 測試  測量  LabVIEW  FPGA  自動(dòng)測試  

采用FPGA的低功耗系統設計

  •   結合采用低功耗元件和低功耗設計技術(shù)在目前比以往任何時(shí)候都更有價(jià)值。隨著(zhù)元件集成更多功能,并越來(lái)越小型化,對低功耗的要求持續增長(cháng)。當把可編程邏輯器件用于低功耗應用時(shí),限制設計的低功耗非常重要。本文將討論減小動(dòng)態(tài)和靜態(tài)功耗的各種方法,并且給出一些例子說(shuō)明如何使功耗最小化。   功耗的三個(gè)主要來(lái)源是啟動(dòng)、待機和動(dòng)態(tài)功耗。器件上電時(shí)產(chǎn)生的相關(guān)電流即是啟動(dòng)電流;待機功耗又稱(chēng)作靜態(tài)功耗,是電源開(kāi)啟但I/O上沒(méi)有開(kāi)關(guān)活動(dòng)時(shí)器件的功耗;動(dòng)態(tài)功耗是指器件正常工作時(shí)的功耗。   啟動(dòng)電流因器件而異。例如,基于SRAM
  • 關(guān)鍵字: 嵌入式系統  單片機  FPGA  低功耗  I/O  

千兆高端防火墻的技術(shù)發(fā)展趨勢

  •     防火墻的未來(lái)是向著(zhù)高性能,強大的QoS保證能力和深度防御三個(gè)方向發(fā)展。政府,金融電力等關(guān)鍵行業(yè)的數據中心、大型電信運營(yíng)商的網(wǎng)絡(luò )流量巨大,業(yè)務(wù)復雜。多業(yè)務(wù)下的流量劇增不僅對帶寬提出了很高的要求,而且對防火墻多業(yè)務(wù)支持的功能和性能方面也提出了很高的要求。    因此,典型的千兆高端防火墻的技術(shù)特征是具有4G到10G線(xiàn)速處理和能力;在承受海量業(yè)務(wù)流突發(fā)的情況下保證流媒體,視頻,語(yǔ)音等時(shí)延敏感應用的穩定運行的能力。高端用戶(hù)往往采用高性能服務(wù)器對外提供特定的
  • 關(guān)鍵字: 防火墻  技術(shù)  發(fā)展  趨勢  FPGA  SoC  ASIC  

基于FPGA的串行Flash擴展實(shí)現

  •   1 引言   FPGA憑借其方便靈活、可重復編程等優(yōu)點(diǎn)而日益被廣泛應用;閃速存儲器(Flash Memory)以其集成度高、成本低、使用方便等優(yōu)點(diǎn),在眾多領(lǐng)域中也獲得了廣泛應用。在現代數字電路設計中。經(jīng)常需要保存大量數據,而Flash存儲速度快、體積小、功耗低且價(jià)格低廉,可在線(xiàn)電擦寫(xiě),信息在掉電后不會(huì )丟失,因此成為設計人員的首選。   2 M25P80的介紹   Flash是一種具有電可擦除的可編程ROM,可以分為兩大類(lèi):并行Flash和串行Flash。并行Flash存儲量大,速度快;而串行Fl
  • 關(guān)鍵字: 嵌入式系統  單片機  FPGA  Flash  存儲器  MCU和嵌入式微處理器  

WTB網(wǎng)絡(luò )HDLC在FPGA中的實(shí)現

  •   1 引言   TCN(Train Communication Network)總體結構是由WTB(絞線(xiàn)式列車(chē)總線(xiàn))和MVB(多功能車(chē)輛總線(xiàn))組成,符合IEC61375-1標準。本文主要圍繞WTB鏈路控制的幀格式進(jìn)行研究。鑒于IEC61375-1標準中規定的WTB幀數據格式與IS03309中定義的HDLC(High Level Data Link Control)格式一致,基帶Manchester-Biphase-L技術(shù)編解碼器現則圍繞HDLC展開(kāi)。   隨著(zhù)深亞微米工藝技術(shù)的發(fā)展,FPGA(Fie
  • 關(guān)鍵字: 通訊  無(wú)線(xiàn)  網(wǎng)絡(luò )  TCN  WTB  FPGA  MCU和嵌入式微處理器  

大容量NAND Flash K9T1G08U0M在網(wǎng)絡(luò )存儲中的應用

  •   1 引言   隨著(zhù)嵌入式系統廣泛應用,嵌入式系統中的數據存儲和數據管理則成為設計人員考慮的重點(diǎn)。在許多現場(chǎng)不可達數據采集應用中采用分布式數據存儲,必然帶來(lái)數據管理的不便,因此,集中管理數據成為一種思路。利用成熟的網(wǎng)絡(luò )傳輸技術(shù)集中分布式嵌入式系統數據,采用C/S模式管理數據。對于大容量數據存儲,選擇介質(zhì)存儲是需要重點(diǎn)考慮的問(wèn)題。目前大多采用IDE硬盤(pán)或SCSI硬盤(pán)存儲,但都存在抗震和抗電磁干擾能力差、使用溫度范圍窄,無(wú)法長(cháng)期在惡劣的環(huán)境中長(cháng)期工作。電子式Flash存儲器具有速度快、容量大、成本低、體積
  • 關(guān)鍵字: 通訊  無(wú)線(xiàn)  網(wǎng)絡(luò )  NAND  Flash  K9T1G08U0M  MCU和嵌入式微處理器  

FPGA在語(yǔ)音存儲與回放系統中的應用

  •   1 引言   隨著(zhù)數字信號處理器、超大規模集成電路的高速發(fā)展,語(yǔ)音記錄技術(shù)已從模擬錄音階段過(guò)渡到數字錄音階段。在數字化錄音技術(shù)中,壓縮后的語(yǔ)音數據有些存儲在硬盤(pán)中,有些存儲在帶有掉電保護功能的RAM或FLASH存儲器中。筆者介紹的語(yǔ)音存儲與回放系統,未使用專(zhuān)用的語(yǔ)音處理芯片,不需要擴展接口電路,只利用FPGA作為核心控制器,就能完成語(yǔ)音信號的數字化處理,即實(shí)現語(yǔ)音的存儲與回放。   2 系統總體結構   數字化語(yǔ)音存儲與回放系統的基本工作原理是將模擬語(yǔ)音信號通過(guò)模數轉換器(A/D)轉換成數字信號
  • 關(guān)鍵字: 嵌入式系統  單片機  數字信號處理器  FPGA  語(yǔ)音存儲  MCU和嵌入式微處理器  

Synplicity:充分發(fā)揮FPGA的靈活性

  • 當ASIC越來(lái)越不能適應靈活應用的需求以及通用產(chǎn)品對低成本的要求逐漸提升,FPGA大量蠶食曾經(jīng)ASIC的市場(chǎng),每年都以超過(guò)兩位數的增長(cháng)率發(fā)展。越來(lái)越多的設計將轉向FPGA,這其中還包括了很多ASIC設計工程師。隨著(zhù)IC產(chǎn)業(yè)發(fā)展的光明前景,FPGA將以比ASIC更快的速度發(fā)展并呈現取代其的趨勢。在這樣的大市場(chǎng)環(huán)境下,以提供FPGA開(kāi)發(fā)軟件為主的Synplicity公司得到了長(cháng)足的發(fā)展,公司營(yíng)業(yè)額從2002年的4560萬(wàn)壯大到2006年的6300萬(wàn)。   隨著(zhù)FPGA技術(shù)的發(fā)展,越來(lái)越多的功能需要在
  • 關(guān)鍵字: Synplicity  FPGA  

基于FPGA的數字閉環(huán)光纖陀螺儀模擬表頭設計

  •   摘 要:光纖陀螺儀是一種用來(lái)測量角速度的傳感器。為了檢測調制解調電路是否符合設計要求,并提高陀螺的實(shí)際應用精度,本文設計了一種基于FPGA的光纖陀螺儀模擬表頭及其測試系統,能有效地檢測調制解調電路的性能。   關(guān)鍵詞:光纖陀螺;模擬表頭;FPGA;Verilog HDL   光纖陀螺是激光陀螺的一種,是慣性技術(shù)和光電子技術(shù)緊密結合的產(chǎn)物。它利用Sagnac干涉效應,用光纖構成環(huán)形光路,并檢測出隨光纖環(huán)的轉動(dòng)而產(chǎn)生的兩路超輻射光束之間的相位差,由此計算出光纖環(huán)旋轉的角速度。光纖陀螺儀主要由兩個(gè)部分組
  • 關(guān)鍵字: 嵌入式系統  單片機  光纖陀螺  模擬表頭  FPGA  MCU和嵌入式微處理器  

用FPGA設計軟件無(wú)線(xiàn)電和調制解調器

  •   本文以16-QAM RF發(fā)射數據泵的設計為例,介紹利用FPGA設計數字濾波器的技巧和器件選擇方法,說(shuō)明執行分布式計算時(shí)FPGA比DSP的優(yōu)越之處。   所有數字邏輯的基本結構   16-QAM調制器   編碼和碼元映射   平方根升余弦濾波器   設計技巧   5 MHz載波   分布式計算(DA)技術(shù)   濾波器的實(shí)現   用現場(chǎng)可編程門(mén)陣列(FPGA)設計軟件無(wú)線(xiàn)電和調制解調器可與DSP芯片媲美。雖然FPGA可輕而易舉地實(shí)現卷積編碼器等復雜邏輯功能,但在實(shí)現大量復雜計算方面卻有很
  • 關(guān)鍵字: 嵌入式系統  單片機  FPGA  無(wú)線(xiàn)電  調制解調器  MCU和嵌入式微處理器  

如何利用FPGA實(shí)現優(yōu)異的家用電器設計

  • 低成本的FPGA或CPLD可以幫助家電設計師利用靈活的、集成有DSP算法的單片集成解決方案實(shí)現節能的電機控制。
  • 關(guān)鍵字: FPGA  如何利用  家用電器    

FPGA的SoC和專(zhuān)用化趨勢

  •   過(guò)去一年中,FPGA巨頭賽靈思(Xilinx)在中國大舉構建生態(tài)系統,其速度和力度讓人吃驚。2006年末,賽靈思公司董事會(huì )主席、總裁兼CEOWimRoelandts來(lái)華宣布了“促進(jìn)中國電子設計創(chuàng )新”的在華發(fā)展戰略,主要內容包括加強客戶(hù)支持力度、建立良好生態(tài)網(wǎng)絡(luò )、投資新興半導體公司以及培養未來(lái)工程設計人才,拉開(kāi)了賽靈思在中國大舉擴張的序幕。   隨后,賽靈思宣布設立了金額達7500萬(wàn)美元的亞太區技術(shù)基金,投資那些基于可編程邏輯、為重點(diǎn)行業(yè)開(kāi)發(fā)創(chuàng )新應用的公司。2007年,賽靈思又分別在上海張江和江蘇無(wú)錫
  • 關(guān)鍵字: 嵌入式系統  單片機  FPGA  SoC  MCU和嵌入式微處理器  
共6878條 428/459 |‹ « 426 427 428 429 430 431 432 433 434 435 » ›|

flash fpga介紹

您好,目前還沒(méi)有人創(chuàng )建詞條flash fpga!
歡迎您創(chuàng )建該詞條,闡述對flash fpga的理解,并與今后在此搜索flash fpga的朋友們分享。    創(chuàng )建詞條

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>